平面结构的GCT芯片
    82.
    实用新型

    公开(公告)号:CN210926024U

    公开(公告)日:2020-07-03

    申请号:CN201921566314.2

    申请日:2019-09-19

    Applicant: 清华大学

    Abstract: 本实用新型公开了一种平面结构的GCT芯片,包括引出阳极的P+发射极、与P+发射极贴合的n+缓冲层、与n+缓冲层相贴合的n漂移区,GCT芯片结构还包括:第一P+区域、第二P+区域及n+发射极,第一P+区域与n漂移区相贴合;第二P+区域与第一P+区域相贴合;n+发射极与第二P+区域连接,n+发射极引出阴极,第二P+区域引出门极,阴极与门极具有高度差,高度差的范围为0-10μm。(ESM)同样的发明创造已同日申请发明专利

    应用于压接型MOSFET的栅极结构

    公开(公告)号:CN208690252U

    公开(公告)日:2019-04-02

    申请号:CN201821186545.6

    申请日:2018-07-25

    Applicant: 清华大学

    Abstract: 一种应用于压接型MOSFET的栅极结构,包括第一铜块,压接型MOSFET,栅极连接件,接收外部栅极控制信号的连接接口,第二铜块,与所述压接型MOSFET栅极接触的棒状金属,用于所述棒状金属与所述栅极连接件连接的弹性结构,所述栅极连接件与所述第二铜块之间的绝缘介质。使用对MOSFET散热路径无阻隔作用的上述栅极结构,能够提升散热能力,同时简化压装结构。(ESM)同样的发明创造已同日申请发明专利

    一种具有缓冲层结构的半导体器件

    公开(公告)号:CN213782021U

    公开(公告)日:2021-07-23

    申请号:CN202022977184.0

    申请日:2020-12-08

    Applicant: 清华大学

    Abstract: 本实用新型属于功率半导体器件测试领域,特别涉及一种具有缓冲层结构的半导体器件,包括依次设置的第一掺杂剂区域、第二掺杂剂区域、第三掺杂剂区域,还包括择一或多个组合设置的上掺杂剂区域、下掺杂剂区域、中部掺杂剂区域;所述上掺杂剂区域位于第一掺杂剂区域和第二掺杂剂区域之间;所述下掺杂剂区域位于第二掺杂剂区域和第三掺杂剂区域之间;所述中部掺杂剂区域位于第二掺杂剂区域中间,本实用新型的优点在于,能够实现较小的漏电流,从而提高器件的耐压能力,以及可运行的最高结温,增大器件的通流能力。

    功率半导体元件的驱动保护电路

    公开(公告)号:CN210927590U

    公开(公告)日:2020-07-03

    申请号:CN201921932614.8

    申请日:2019-11-08

    Applicant: 清华大学

    Abstract: 本实用新型公开了一种功率半导体元件的驱动保护电路,所述驱动保护电路中,开通模块、关断模块、安全单元的一端均连接至所述功率半导体器件的门极,所述开通模块、关断模块、安全单元的另一端均连接至所述功率半导体器件的阴极,所述安全单元在所述驱动保护电路故障时向所述功率半导体元件注入门极电流或提供正向电压,使得所述功率半导体元件处于导通状态,或/和向所述功率半导体元件提供高于反向击穿电压的高压,使得所述功率半导体元件失效并处于短路状态。所述驱动保护电路在功率半导体元件串联系统整体接收到开通命令时,即使有数个元件的驱动保护电路故障,也能保证串联系统整体处于导通状态,提升了串联可靠性。(ESM)同样的发明创造已同日申请发明专利

    具有P型漂移区的GCT芯片结构

    公开(公告)号:CN210926023U

    公开(公告)日:2020-07-03

    申请号:CN201921557178.0

    申请日:2019-09-19

    Applicant: 清华大学

    Abstract: 本实用新型属于电力半导体器件领域,公开了一种具有P型漂移区的GCT芯片结构,具有P型漂移区的GCT芯片结构包括引出阳极的P+发射极、与所述P+发射极贴合的n+缓冲层、与所述n+缓冲层相贴合的P型漂移区以及n+发射极,在动态与静态过程中通过所述P型漂移区承受阳极、阴极间的电压差。本实用新型保证在大电流关断的过程中,削减动态雪崩效应的发生,以提供具备大电流关断能力。(ESM)同样的发明创造已同日申请发明专利

    具有高阻断电压与高电压冲击耐受力的GCT芯片

    公开(公告)号:CN209561412U

    公开(公告)日:2019-10-29

    申请号:CN201822218487.7

    申请日:2018-12-27

    Applicant: 清华大学

    Abstract: 本实用新型提供一种具有高阻断电压与高电压冲击耐受力的GCT芯片,所述芯片从阴极到阳极依次设有:n+发射极或阴极发射极、p基区、n基区、n+缓冲层、p+发射极或阳极发射极,p基区表面上设有门极,所述芯片具备以下一种或多种优化结构:短路阳极结构、P基区表面局部制作的p+区域、少数载流子寿命为10us以内的芯片体内局部区域。所述GCT芯片使得系统在上电过程中不再需要额外的辅助设备,从而保证了集成门极换流晶闸管器件的正常工作,降低了系统复杂度和成本,提升了其可靠性。(ESM)同样的发明创造已同日申请发明专利

    应用于压接型MOSFET的压装结构

    公开(公告)号:CN208923120U

    公开(公告)日:2019-05-31

    申请号:CN201821185715.9

    申请日:2018-07-25

    Applicant: 清华大学

    Abstract: 一种应用于压接型MOSFET的压装结构,包括第一铜块,弹性结构,压接型MOSFET,电路板和第二铜块。其中,多个压接型MOSFET能够形成并联阵列,排布成环形或矩阵型。所述压装结构的结构简单、紧凑,通流能力和散热能力增强,拓宽了适用范围。(ESM)同样的发明创造已同日申请发明专利

    一种用于半导体电流密度反演的磁场测试装置

    公开(公告)号:CN214310847U

    公开(公告)日:2021-09-28

    申请号:CN202120037788.9

    申请日:2021-01-07

    Applicant: 清华大学

    Abstract: 本实用新型提供一种用于半导体电流密度反演的磁场测试装置,包括磁场测试组件和压接组件;所述压接组件压接被测半导体芯片;所述磁场测试组件对压接的被测半导体芯片进行磁场强度测定,从而解决现有大功率压接式半导体器件通常为圆饼状或者方形封装的密封结构,受限于这种密封结构,难以探测到内部的电流密度分布情况的问题。

    一种用于测试门极电流的功率半导体器件

    公开(公告)号:CN213181737U

    公开(公告)日:2021-05-11

    申请号:CN202021616431.8

    申请日:2020-08-06

    Applicant: 清华大学

    Abstract: 本实用新型公开了一种用于测试门极电流的功率半导体器件,包括功率半导体芯片和管壳,所述功率半导体芯片包括多个第一绝缘层和多个子门极环形电极,所述第一绝缘层将功率半导体芯片的门极公共金属区分割为多个子门极公共金属区,所述多个子门极公共金属区分别与多个子门极环形电极一一对应连接;所述管壳包括多个子门极接触环和多个子绝缘座内金属环,并均与所述多个子门极环形电极一一对应设置;所述管壳门极槽外侧的阴极铜块上设置有多个方形槽,所述多个方形槽中均设置有门极引出条,以分别引出相应子门极环形电极上的门极电流。上述功率半导体器件能够有效地引出对功率半导体芯片内部不同阴极条形区域的门极电流,从而达到测量的目的。

Patent Agency Ranking