基于PCIe XDMA实现多进程并发的方法

    公开(公告)号:CN117149276B

    公开(公告)日:2024-11-01

    申请号:CN202311089847.7

    申请日:2023-08-28

    IPC分类号: G06F9/38 G06F9/4401 G06F21/60

    摘要: 本发明公开了一种基于PCIe XDMA实现多进程并发的方法,属于密码卡及数据加密技术领域,其从底层FPGA硬件逻辑、驱动程序和上位机应用程序三个部分进行设计,通过FPGA硬件编程设计了多个不同的密码算法模块,多个密码算法模块之间并行运行,实现了以数据包为单位的数据分发和密码运算;驱动程序在FPGA逻辑程序的基础上进行了XDMA IP核DPDK的实现,提供了逻辑上多个写通道的支持;应用程序以驱动实现为基础,实现了整个读写逻辑上的多通道支持,保障多个应用程序进程能够并发访问PCIe密码卡;本发明既满足了多进程并发的需求,又充分利用了FPGA硬件实现密码运算的速度优势,提升了系统的密码运算速度。

    一种测试RFID中料板的系统及方法

    公开(公告)号:CN116165448B

    公开(公告)日:2024-08-27

    申请号:CN202310135669.0

    申请日:2023-02-20

    摘要: 本发明公开一种测试RFID中料板的系统及方法,系统包括按照从上到下的顺序依次分层布置的RFID中料板、栅格屏蔽层和读卡器阵列板;RFID中料板上设有多个成阵列排布的RFID天线,栅格屏蔽层上设有成阵列排布的多个金属板,读卡器阵列板上设有多个成阵列排布的读卡器;读卡器的阵列排布方式与RFID天线的阵列排布方式相同,金属板之间间隔一个RFID天线的距离;栅格屏蔽层具有相对RFID中料板和读卡器阵列板移动的能力,栅格屏蔽层每次的移动距离为一个RFID天线的距离,栅格屏蔽层通过移动覆盖不同的RFID天线。本发明通过设计金属板的排列方式,尽可能的测试更多的RFID,同时也减小测试系统之间的干扰。

    一种连接组件、无线射频识别系统及方法

    公开(公告)号:CN117977154A

    公开(公告)日:2024-05-03

    申请号:CN202311747698.9

    申请日:2023-12-18

    IPC分类号: H01Q1/22 G06K7/10

    摘要: 本申请公开了一种连接组件、无线射频识别系统及方法。连接组件包括:第一天线、第二天线和传输线;第一天线通过传输线与第二天线电连接,第一天线与读卡器可拆卸连接,第一天线用于获取读卡器发出的无线射频信号,并将无线射频信号发送至传输线;第二天线通过传输线与第一天线电连接,第二天线与电子标签可拆卸连接,第二天线用于接收通过传输线传输的无线射频信号,并响应于无线射频信号,获取电子标签的电子标签信息,并将电子标签信息通过传输线传输至第一天线;第一天线还用于接收电子标签信息,并将电子标签信息发送至读卡器,以使读卡器读取并识别电子标签信息。本申请实施例,能够延伸读卡器的读卡距离。

    一种基于发布订阅模式的网络密码机统一管理系统及方法

    公开(公告)号:CN117811833A

    公开(公告)日:2024-04-02

    申请号:CN202410199531.1

    申请日:2024-02-23

    IPC分类号: H04L9/40 H04L67/54 H04L67/145

    摘要: 本发明公开了一种基于发布订阅模式的网络密码机统一管理系统及方法,属于网络安全管理技术领域,所述基于发布订阅模式的网络密码机统一管理系统,用于与网络密码机通过计算机网络进行连接,采用基于发布订阅模式的消息传递机制,即使在网络密码机数量规模较大甚至海量的条件下,也能保证统一管理系统与网络密码机的连接和通信,并基于此开发用户管理、策略管理、密码资源管理、设备监控等功能,从而实现统一管理系统对网络密码机的管理和控制。本发明能够解决在传统服务器/客户端网络高并发处理的技术架构下,大规模甚至海量网络密码机的统一管理存在的带来的接入数量有限、时延高等问题,从而保证海量网络密码机的统一管理要求。

    一种测试RFID中料板的系统及方法

    公开(公告)号:CN116165448A

    公开(公告)日:2023-05-26

    申请号:CN202310135669.0

    申请日:2023-02-20

    摘要: 本发明公开一种测试RFID中料板的系统及方法,系统包括按照从上到下的顺序依次分层布置的RFID中料板、栅格屏蔽层和读卡器阵列板;RFID中料板上设有多个成阵列排布的RFID天线,栅格屏蔽层上设有成阵列排布的多个金属板,读卡器阵列板上设有多个成阵列排布的读卡器;读卡器的阵列排布方式与RFID天线的阵列排布方式相同,金属板之间间隔一个RFID天线的距离;栅格屏蔽层具有相对RFID中料板和读卡器阵列板移动的能力,栅格屏蔽层每次的移动距离为一个RFID天线的距离,栅格屏蔽层通过移动覆盖不同的RFID天线。本发明通过设计金属板的排列方式,尽可能的测试更多的RFID,同时也减小测试系统之间的干扰。

    基于SATA桥接芯片的数据安全保障方法

    公开(公告)号:CN115310136B

    公开(公告)日:2023-02-03

    申请号:CN202211226163.2

    申请日:2022-10-09

    摘要: 本发明公开一种基于SATA桥接芯片的数据安全保障方法,属于信息安全存储技术领域。本方法将HY0168 SATA桥接芯片连接于主机/服务器与SATA存储设备之间,SATA桥接芯片作为主机/服务器与SATA存储设备之间数据传输的桥梁,对SATA指令和用户数据起到加密和转发的作用,同时SATA桥接芯片中存储有安全策略,对SATA指令和数据进行管控,防止非法侵入和后门监听;安全策略包括白名单体系、数据过滤、三方认证和分区保护,分别从指令、数据、整体系统、分区维度对数据进行安全保护。

    一种基于高速接口多核加速方法及装置

    公开(公告)号:CN115292236B

    公开(公告)日:2022-12-23

    申请号:CN202211204890.9

    申请日:2022-09-30

    摘要: 一种基于高速接口多核加速方法及装置,属于芯片设计的技术领域,该方法包括:数据接收过程和数据发送过程;从所述高速接口接收数据;进一步,通过所述控制模块将所述接收数据存入空闲的RAM模块,同时产生中断进而通知所有MCU模块,获取控制权;所述多个MCU模块同时发起数据发送需求,进而选择空闲RAM模块,并将数据写入所述RAM模块,并通过所述控制模块传输至所述高速接口实现对数据的发送。本发明在提高数据处理速度同时,降低了芯片设计难度与设计成本。本发明通过将所述控制模块具体限定为EPIF模块与外部加密模块连接,根据不同需求进行选择,提高了芯片的灵活性与可拓展性,可广泛适用于各种加密场景。

    一种高速相位抖动物理随机源电路及其工作方法

    公开(公告)号:CN115037283B

    公开(公告)日:2022-10-21

    申请号:CN202210964765.1

    申请日:2022-08-12

    IPC分类号: H03K3/84 G06F7/58

    摘要: 本发明涉及真随机数发生器技术领域,具体涉及一种高速相位抖动物理随机源电路及其工作方法。该随机源电路包括:差分高频振荡器、相位抖动低频振荡器和高速比较器。差分高频振荡器,用于生成差分高频时钟信号。相位抖动低频振荡器,用于生成带抖动的低频时钟信号,并通过带抖动的低频时钟信号控制高速比较器对差分高频时钟信号进行采样和比较。本发明通过差分高频振荡器产生差分高频时钟信号,防止高频时钟信号幅度过低无法被触发器采样和识别逻辑电平;通过受抖动的低频时钟信号控制的高速比较器,实现对差分高频时钟信号逻辑值的正确采样和比较输出,从而实现可以产生不低于100Mbps真随机源序列的高速相位抖动噪声源电路。

    一种低功耗相位抖动物理随机源电路及其工作方法

    公开(公告)号:CN115065344A

    公开(公告)日:2022-09-16

    申请号:CN202210971229.4

    申请日:2022-08-15

    IPC分类号: H03K3/84 H03K3/012 G06F7/58

    摘要: 本发明涉及真随机数发生器技术领域,具体涉及一种低功耗相位抖动物理随机源电路及其工作方法。该电路包括:低压低功耗高频振荡器、相位抖动低频振荡器和比较器。低压低功耗高频振荡器,用于生成低压高频时钟信号,并将低压高频时钟信号发送至比较器的负输入端。相位抖动低频振荡器,用于生成带抖动的低频时钟信号,并将带抖动的低频时钟信号发送至比较器的时钟信号输入端。本发明要解决的技术问题为:现有的真随机数发生器的功耗高、采样不准确。本发明的用途为:在安全芯片中产生真随机数,在大幅度降低高频振荡器电路功耗的同时,通过比较器对低压高频时钟进行比较输出,提高了带抖动的低频时钟对高频时钟采样的正确性。