模数转换器和具有该模数转换器的半导体存储装置

    公开(公告)号:CN113452370A

    公开(公告)日:2021-09-28

    申请号:CN202011410358.3

    申请日:2020-12-04

    Abstract: 一种模数转换器包括第一模数转换单元,所述第一模数转换单元被配置为:在第一模数转换操作期间:响应于差分采样信号对和n个差分信号对当中的第一差分信号对至第n‑1差分信号对中的相应对,对n个第一差分节点对中的每对顺序进行充电;响应于所述n个第一差分节点对中的每对被顺序充电,顺序生成n个第一差分数据对中的每对;并且响应于顺序生成的所述n个第一差分数据对中的相应对,顺序生成要用作n位高位数字数据的n个上差分数据对中的每对。所述第一模数转换单元还被配置为:在第二模数转换操作中,响应于所述n个差分信号对当中的第n差分信号对,对所述n个第一差分节点对中的每对同时进行放电。

    模数转换器和具有该模数转换器的半导体存储装置

    公开(公告)号:CN113452370B

    公开(公告)日:2025-01-21

    申请号:CN202011410358.3

    申请日:2020-12-04

    Abstract: 一种模数转换器包括第一模数转换单元,所述第一模数转换单元被配置为:在第一模数转换操作期间:响应于差分采样信号对和n个差分信号对当中的第一差分信号对至第n‑1差分信号对中的相应对,对n个第一差分节点对中的每对顺序进行充电;响应于所述n个第一差分节点对中的每对被顺序充电,顺序生成n个第一差分数据对中的每对;并且响应于顺序生成的所述n个第一差分数据对中的相应对,顺序生成要用作n位高位数字数据的n个上差分数据对中的每对。所述第一模数转换单元还被配置为:在第二模数转换操作中,响应于所述n个差分信号对当中的第n差分信号对,对所述n个第一差分节点对中的每对同时进行放电。

    存储器系统和存储设备
    6.
    发明授权

    公开(公告)号:CN109725850B

    公开(公告)日:2023-12-22

    申请号:CN201811255820.X

    申请日:2018-10-25

    Abstract: 公开了一种存储设备,包括非易失性存储器,该非易失性存储器包括第一块、第二块和块管理区域,块管理区域存储第一块和第二块中的每一个的初始数据写入时间和最终数据写入时间。存储设备还包括存储器控制器,该存储器控制器响应于标识第一数据的永久删除命令来确定第一数据的创建时间和修改时间、通过将第一块和第二块中的每一个的初始数据写入时间和最终数据写入时间与创建时间和修改时间相比较,选择要永久删除的第一块和第二块中的至少一个,并永久地删除所选择的第一块和第二块中的至少一个。

    串扰处理模块、处理串扰的方法和图像处理系统

    公开(公告)号:CN108737751B

    公开(公告)日:2021-11-05

    申请号:CN201810157042.4

    申请日:2018-02-24

    Abstract: 被配置为处理图像信号的串扰的串扰处理模块包括校正元素生成单元、存储器和串扰校正检查单元。校正元素生成单元接收所述图像信号和输入信息,并且基于所述输入信息和相对于颜色分离所述图像信号获得的代表性图像信号,生成用于校正所述串扰的种子值和校正参数,其中,所述输入信息与至少所述图像信号的尺寸相关联。所述存储器存储种子值和校正参数。串扰校正检查单元,被配置为接收图像信号,接收所述种子值,以及从所述存储器接收校正串扰的所述校正参数,以及输出最终图像信号和指示基于多个参考值对串扰的校正是通过还是失败的通过/失败信息。

Patent Agency Ranking