一种基于SERDES的数据复合时序传输方法

    公开(公告)号:CN114024609B

    公开(公告)日:2023-06-20

    申请号:CN202111333933.9

    申请日:2021-11-11

    Abstract: 本发明提供一种基于SERDES的数据复合时序传输方法,包括:发送端和接收端传送相位关系固定的低速时钟,两边该低速时钟相参且有稳定的相位关系;发射端利用低速时钟产生时序;在时序信息的变化沿,在发射的数据流中添加特殊数据段;经过SERDES并串转换、编码、电光转换、光纤传输、光电转换、SERDES串并转换、解码;接收端利用SERDES恢复的高速用户时钟搜索发射数据流中添加的特殊数据段,并送出标记信息;接收端利用低速时钟同步上述标记信息,即获得时序信息。本发明利用收发通道与信号处理之间基于SERDES的点对点的光通信资源,将需要通信的协议信息与需要传输的时序信息进行打包同步传输,从而为系统节省了专用时序传输网络。

    一种可调毛纽扣阵列数据接收装置及方法

    公开(公告)号:CN114285428B

    公开(公告)日:2023-06-16

    申请号:CN202111555904.7

    申请日:2021-12-17

    Abstract: 本发明提供一种可调毛纽扣阵列数据接收装置及方法,包括:可调毛纽扣阵列,其为可调规格信号传输器件,用以调节其安装孔径参数,以适配可调毛纽扣阵列的安装参数与天线变频模块、子板模块;天线变频模块,其为信号接收器件;子板模块,其为集成信号处理器件,其垂直耦接于天线变频模块;模数转换子板,用于采样处理无线信号,以获取并发送高速差分数字信号至控制与数据处理子板;控制与数据处理子板,用以接收并传递高速数字差分信号;时钟管理与电源管理子板,用以提供采样时钟、系统时钟和各类电源给模数转换子板及控制与数据管理子板。本发明具有以下优点:使用可调毛纽扣阵列实现互连,实现数据接收装置的同孔径、扩展、重构。

    一种基于热电制冷片的FPGA散热装置及其散热方法

    公开(公告)号:CN114284222A

    公开(公告)日:2022-04-05

    申请号:CN202111530997.8

    申请日:2021-12-15

    Abstract: 一种基于热电制冷片的FPGA散热装置及其散热方法,属于FPGA芯片散热技术领域,解决热电制冷片用于FPGA芯片散热时存在的热量饱和以及功耗高的问题;本发明通过将平板型散热片紧贴于FPGA芯片上,将四片热电制冷片分布于平板型散热片四角紧密贴放,热电制冷片和电源分别连接三极管的发射极和集电极,FPGA芯片控制信号与三极管的基极相连,根据FPGA芯片温度的高低,FPGA芯片的控制端口产生使能信号控制引三极管的通断,实现热电制冷片的自适应控制,按照两种不同的散热路径工作,避免了热电制冷片存在的热量饱和及功耗高;本发明散热装置简单,成本低,适用于FPGA信号处理板等集成密度高、发热量大、结构紧凑的电路板上的高热流密度元器件的散热。

    一种基于热电制冷片的FPGA散热装置及其散热方法

    公开(公告)号:CN114284222B

    公开(公告)日:2025-01-21

    申请号:CN202111530997.8

    申请日:2021-12-15

    Abstract: 一种基于热电制冷片的FPGA散热装置及其散热方法,属于FPGA芯片散热技术领域,解决热电制冷片用于FPGA芯片散热时存在的热量饱和以及功耗高的问题;本发明通过将平板型散热片紧贴于FPGA芯片上,将四片热电制冷片分布于平板型散热片四角紧密贴放,热电制冷片和电源分别连接三极管的发射极和集电极,FPGA芯片控制信号与三极管的基极相连,根据FPGA芯片温度的高低,FPGA芯片的控制端口产生使能信号控制引三极管的通断,实现热电制冷片的自适应控制,按照两种不同的散热路径工作,避免了热电制冷片存在的热量饱和及功耗高;本发明散热装置简单,成本低,适用于FPGA信号处理板等集成密度高、发热量大、结构紧凑的电路板上的高热流密度元器件的散热。

    一种多通道超宽带欠采样瞬时测频方法

    公开(公告)号:CN115792372A

    公开(公告)日:2023-03-14

    申请号:CN202211405013.8

    申请日:2022-11-10

    Abstract: 一种多通道超宽带欠采样瞬时测频方法,属于宽带数字雷达技术领域,解决多信号频谱重叠的问题;对于多路具有不同延时通道的方案,采用相位测频结合余数定理对输入信号频率进行解模糊;对于非fs/2附近的信号,通过不同通道间的延时差进行相位测频可分频段针对性求解,对于fs/2附近的信号利用分时采样方法实现多速率采样,通过余数定理进对FFT测频结果进行过阈判别和参数匹配,最终解模糊完成发出PDW信号;本发明的方法不需要提供高速伪随机序列,具有硬件可实现性,相比于现有技术具有体积小、不需要进行信道化、算法实现复杂度低、鲁棒性强、解模糊能力强的特点,可以实现0至18G瞬时带宽指标下雷达信号的高精度欠采样频率估计。

    一种基于SERDES的数据复合时序传输方法

    公开(公告)号:CN114024609A

    公开(公告)日:2022-02-08

    申请号:CN202111333933.9

    申请日:2021-11-11

    Abstract: 本发明提供一种基于SERDES的数据复合时序传输方法,包括:发送端和接收端传送相位关系固定的低速时钟,两边该低速时钟相参且有稳定的相位关系;发射端利用低速时钟产生时序;在时序信息的变化沿,在发射的数据流中添加特殊数据段;经过SERDES并串转换、编码、电光转换、光纤传输、光电转换、SERDES串并转换、解码;接收端利用SERDES恢复的高速用户时钟搜索发射数据流中添加的特殊数据段,并送出标记信息;接收端利用低速时钟同步上述标记信息,即获得时序信息。本发明利用收发通道与信号处理之间基于SERDES的点对点的光通信资源,将需要通信的协议信息与需要传输的时序信息进行打包同步传输,从而为系统节省了专用时序传输网络。

    一种搜索式二维高精度比幅测向方法及装置

    公开(公告)号:CN114236465B

    公开(公告)日:2024-06-04

    申请号:CN202111412862.1

    申请日:2021-11-25

    Abstract: 本发明公开了一种搜索式二维高精度比幅测向方法及装置,所述方法包括:利用最小二乘拟合,得到入射角度与功率差值线性函数,设定粗测向区、精测向区判定条件;计算不同频率点测向波束与匿影波束功率差值,设定测向区判定条件;采集电磁信号并放大滤波后获得同一时刻测向天线及匿影天线接收信号的频率、功率;根据测向区判定条件,判断入射信号是否处于装置测向区,若是,则计算信号入射方向;若不是,则对方位/俯仰空域进行搜索,使得入射信号从装置测向区进入;本发明的优点在于:具备对方位维和俯仰维同时测向的能力,测向精度较高以及测向灵敏度较高。

    通信波段小型化多通道自由运行模式单光子探测器及方法

    公开(公告)号:CN114061752B

    公开(公告)日:2023-05-09

    申请号:CN202111335368.X

    申请日:2021-11-11

    Abstract: 通信波段小型化多通道自由运行模式单光子探测器及方法,属于光电探测技术领域,解决现有的自由运行模式单光子探测器功耗高、集成度低、体积大、电磁干扰大的问题;本发明的技术方案采用FPGA控制模块产生淬灭控制信号,淬灭控制信号为上升沿信号,进入D触发器的同相时钟输入端,D触发器的高电平数据在时钟正转变时传输到输出端,并经过低功耗的宽带运算放大器电路实现对NFAD模块的阳极加偏压,使NFAD模块两端的电压降低,实现NFAD的主动淬灭控制,从而退出盖革模式,以降低后脉冲概率,可用于白天条件下多波束激光雷达、光子数可分辨探测等;本发明的多通道自由运行模式单光子探测器具有功耗低、集成度高、体积小、电磁干扰小等优点。

    一种可调毛纽扣阵列数据接收装置及方法

    公开(公告)号:CN114285428A

    公开(公告)日:2022-04-05

    申请号:CN202111555904.7

    申请日:2021-12-17

    Abstract: 本发明提供一种可调毛纽扣阵列数据接收装置及方法,包括:可调毛纽扣阵列,其为可调规格信号传输器件,用以调节其安装孔径参数,以适配可调毛纽扣阵列的安装参数与天线变频模块、子板模块;天线变频模块,其为信号接收器件;子板模块,其为集成信号处理器件,其垂直耦接于天线变频模块;模数转换子板,用于采样处理无线信号,以获取并发送高速差分数字信号至控制与数据处理子板;控制与数据处理子板,用以接收并传递高速数字差分信号;时钟管理与电源管理子板,用以提供采样时钟、系统时钟和各类电源给模数转换子板及控制与数据管理子板。本发明具有以下优点:使用可调毛纽扣阵列实现互连,实现数据接收装置的同孔径、扩展、重构。

Patent Agency Ranking