占空比调节装置及方法
    3.
    发明授权

    公开(公告)号:CN106941347B

    公开(公告)日:2019-08-06

    申请号:CN201710160683.0

    申请日:2017-03-17

    IPC分类号: H03K5/156 H03L7/085

    CPC分类号: H03K5/156 H03L7/085

    摘要: 本发明提供一种占空比调节装置及方法,该装置包括:第一边沿提取单元,用于提取第一时钟信号的上升沿;锁定判别单元,其输入端连接第一时钟信号与时钟输出信号,用于根据判别电压与稳定电压的比较结果输出控制信号,按照控制信号选择连通第一时钟信号或时钟输出信号作为反馈信号;积分单元,用于将反馈信号转为稳定电压,放大稳定电压直到达到参考电压时,输出控制电压;电荷泵,用于根据控制电压输出第二时钟信号;第二边沿提取单元,用于提取第二时钟信号的下降沿;鉴相器,用于比较第一时钟信号的上升沿与第二时钟信号的下降沿的相位,生成时钟输出信号。本发明电路结构简单,在功耗基本相等的状态下,提高了占空比调节效率。

    差分时钟交叉点检测电路及检测方法

    公开(公告)号:CN110058150A

    公开(公告)日:2019-07-26

    申请号:CN201910328594.1

    申请日:2019-04-23

    IPC分类号: G01R31/317

    摘要: 本发明提供一种差分时钟交叉点检测电路及检测方法,所述差分时钟交叉点检测电路包括:第一MOS管、第二MOS管及电容;所述第一MOS管的漏端接差分时钟的负端,所述第一MOS管的栅端接所述差分时钟的正端,所述第一MOS管的源端接所述第二MOS管的漏端;所述第二MOS管的栅端接所述差分时钟的负端,所述第二MOS管的源端通过节点接输出端;所述电容的一端接所述节点,所述电容的另一端接地。本发明差分时钟交叉点检测电路的主要结构为两个MOS管和一个电容,并利用输入时钟采集输入时钟,结构相对简单;通过比较差分时钟交叉点调整前后输出端的输出电压的大小,就可以判断出调整前后差分时钟交叉点的相对位置,检测原理简单、易上手。

    一种陡变与绝对温度成正比的基准电路

    公开(公告)号:CN106802685A

    公开(公告)日:2017-06-06

    申请号:CN201710204741.5

    申请日:2017-03-30

    IPC分类号: G05F1/567

    CPC分类号: G05F1/567

    摘要: 本发明公开了一种陡变与绝对温度成正比的基准电路,包括三极管Q2、三极管Q3、电阻R4、电阻R5、电阻R6和放大器,电阻R5、电阻R4分别与放大器A1连接,电阻R5与放大器A1连接,电阻R4与三极管Q2连接,三极管Q2的基极与集电极接地,电阻R6与三极管Q3、放大器A1连接,三极管Q3的集电极与基极接地,电阻R6与放大器A1连接;通过增大电阻R5与电阻R4的比值来改变基准电路的输出。本发明利用三极管的VBE电压随温度增大而变小,利用该电压使常温和低温下的晶体管导通,此时设计基准电路输出电压为零温度系数电压,利用该电压使高温下的晶体管关断,使正温度特性超过负温度特性,则基准电路输出陡变成正温度曲线。

    提高线性度的输入缓冲器

    公开(公告)号:CN103888127A

    公开(公告)日:2014-06-25

    申请号:CN201410122838.8

    申请日:2014-03-28

    IPC分类号: H03K19/0185

    摘要: 本发明涉及一种用于模数转换器中的高性能输入缓冲器电路,它包括NPN晶体管Q1、NPN晶体管Q2和NMOS管M2、负载电容CL、复制负载电容CRL。本发明电路通过在输入缓冲器的输入端和偏置节点之间加入一个和负载电容相同的电容来抵消由于输入信号变化引起的偏置电流变化,使输入缓冲器电路在工作时偏置电流恒定,即输入器件的跨导gm不随输入信号变化,保持恒定,进而减小输出信号失真,可以大大提高输入缓冲器的线性度;同时本发明电路工作时不增加电路的静态功耗。本发明特别适用于无采保的高速高精度流水线模数转换器领域。

    差分时钟交叉点检测电路及检测方法

    公开(公告)号:CN110058150B

    公开(公告)日:2020-07-24

    申请号:CN201910328594.1

    申请日:2019-04-23

    IPC分类号: G01R31/317

    摘要: 本发明提供一种差分时钟交叉点检测电路及检测方法,所述差分时钟交叉点检测电路包括:第一MOS管、第二MOS管及电容;所述第一MOS管的漏端接差分时钟的负端,所述第一MOS管的栅端接所述差分时钟的正端,所述第一MOS管的源端接所述第二MOS管的漏端;所述第二MOS管的栅端接所述差分时钟的负端,所述第二MOS管的源端通过节点接输出端;所述电容的一端接所述节点,所述电容的另一端接地。本发明差分时钟交叉点检测电路的主要结构为两个MOS管和一个电容,并利用输入时钟采集输入时钟,结构相对简单;通过比较差分时钟交叉点调整前后输出端的输出电压的大小,就可以判断出调整前后差分时钟交叉点的相对位置,检测原理简单、易上手。

    时钟驱动电路
    8.
    发明授权

    公开(公告)号:CN109120243B

    公开(公告)日:2020-07-07

    申请号:CN201810810576.2

    申请日:2018-07-23

    摘要: 本发明提供一种时钟驱动电路,其包括:依次相连的输入级、双端转单端级以及驱动输出级;所述输入级,包括互为负载的差分放大器与共模负反馈环路,所述差分放大器接入差分时钟信号进行放大生成共模电压,所述共模负反馈环路连接所述差分放大器的输出端,用于稳定所述共模电压的输出幅度;所述双端转单端级,将双端共模电压输出的差分正弦时钟信号转换为单端的方波时钟信号;所述驱动输出级,包含多级级联的推挽反相器,以增加所述方波时钟信号的驱动能力。采用互为负载的差分放大器,两个差分放大器中任意一个均作为另一个的负载,扩大了输入级的幅度范围,具有吸入与供出大电流的能力,提高了压摆率,使其能接收幅度大、速度快的输入时钟信号。

    流水线模数转换器的误差补偿校正装置

    公开(公告)号:CN106100638B

    公开(公告)日:2019-09-03

    申请号:CN201610416838.8

    申请日:2016-06-14

    IPC分类号: H03M1/06 H03M1/10 H03M1/44

    摘要: 本发明提供一种流水线模数转换器的误差补偿校正装置,包括校正流水级和常规流水级,针对每个校正流水级,设置有对应的误差估计电路、电平边沿检测电路、随机电平发生电路和MUX电路,其中电平边沿检测电路检测该校正流水级中比较器的输出信号是否在预设的时间内稳定输出;MUX电路用于根据检测的结果,选择将该比较器的输出信号或所述随机电平发生电路的输出信号作为该比较器的实际输出信号;误差估计电路在该比较器的输出信号未在预设的时间内稳定输出时,根据实际输出信号、后级流水级的编码信号和校正值信号,估计该校正流水级的校正值。本发明能够实时跟踪校正非理想特性和失配误差随时间外界环境变化,不打断流水线ADC正常工作,校正值更接近真实情况。