一种基于分发模式的大规模相控阵多通道校准电路

    公开(公告)号:CN109557519B

    公开(公告)日:2022-11-11

    申请号:CN201811578938.6

    申请日:2018-12-24

    IPC分类号: G01S7/40

    摘要: 本发明提供了一种基于分发模式的大规模相控阵多通道校准电路,由校准电路产生等幅同相的校准信号,经等长传输至耦合校准网络,每个耦合校准网络将所接收的校准信号经1:M的等幅同相功分作用,传输至每个X通道收发组件的校准端口,校准端口经1:X的开关选择和组件各公共通道的耦合器的耦合作用,依次传输至构成阵面的组件所有接收通道,各接收通道通过对信号的检测,得到了所有信号的幅相信息,实现对阵面接收通道的幅相校准;遍历构成阵面所有组件的通道,得到所有发射通道的幅相特性,实现对阵面发射通道的幅相校准。本发明减少了耦合校准网络的设计难度和复杂性,极大程度的简化了整个校准电路的设计,降低了系统的复杂性。

    一种300-2000MHz宽带数字TR组件

    公开(公告)号:CN110988810B

    公开(公告)日:2022-09-27

    申请号:CN201911320303.0

    申请日:2019-12-19

    IPC分类号: G01S7/02 G01S7/03 G01S13/02

    摘要: 本发明提供了一种300‑2000MHz宽带数字TR组件,发射状态下,FPGA通过频率控制字、波形控制字、初相控制字控制DDS产生中频为400MHz的相应波形信号,经混频器与本振分配电路中的1600MHz或4600MHz的低本振信号产生频率分别为2000MHz或5000MHz的高中频信号,经开关滤波组的滤波选择作用,与本振分配电路中的频率分别为2300‑3000MHz或6‑7GHz的高本振信号完成混频作用,分别产生频率覆盖300‑1000MHz和1000‑2000MHz的发射信号,并由环形器完成收发切换作用。本发明将300‑2000MHz的频率范围划分为两个频段分别进行变频处理,并最终实现低速ADC和DAC分别实现波形产生和回波采样处理,降低了数字组件预处理的难度,避免变频引入的带内杂散,组件具有低成本、集成度高、设计灵活等优势。

    一种基于双采样率的射频直采数字收发电路

    公开(公告)号:CN109683139B

    公开(公告)日:2022-08-23

    申请号:CN201811578955.X

    申请日:2018-12-24

    IPC分类号: G01S7/03

    摘要: 本发明提供了一种基于双采样率的射频直采数字收发电路,发射状态下,FPGA将待发送数据插值到高数据速率并数字上变频后变换成射频信号;两片DA芯片输入不同的参考频率,发射信号经开关选择对应的DA芯片和一选四开关选择不同滤波器后,经四合一开关传输至模拟TR组件实现射频信号的放大;接收状态下,两个AD芯片输入不同的参考频率,模拟TR组件完成了射频回波信号的低噪声放大,回波信号经过对应频段的带通滤波器的滤波,由开关选择对应的AD芯片做数字下变频和抽取滤波处理,进行降采样处理;采样数据传输给FPGA。本发明满足带通采样定理,实现射频直采,降低了系统的成本和实现的难度;同时配置两套采样率的器件,避免了切换采样率时S级的切换时间。

    一种应用于稀疏布阵宽带相控阵的栅瓣解模糊方法

    公开(公告)号:CN110988811B

    公开(公告)日:2022-06-21

    申请号:CN201911324666.1

    申请日:2019-12-20

    摘要: 本发明提供了一种应用于稀疏布阵宽带相控阵的栅瓣解模糊方法,稀疏布阵宽带相控阵在工作带宽范围内,将工作带宽的频率等分,稀疏布阵宽带相控阵发射频率为F1的发射信号,接收回波;切换稀疏布阵宽带相控阵发射频率依次为F2—FN,依次接收回波,回波此时若无目标,则目标存在于原栅瓣位置;存在目标,则目标存在于原接收信号位置。本发明的栅瓣判别的计算过程与普通雷达搜索跟踪方法相同,并不增加额外运算量,故存在方法简单、实用,且运算量小,系统简单的特点;宽带雷达系统跳频,具备低截获、抗干扰能力强的特征;宽带雷达系统跳频可以获得抗多径、低角性能好的优势。

    一种轻薄型双波段片式数字子阵

    公开(公告)号:CN111123211A

    公开(公告)日:2020-05-08

    申请号:CN201911331937.6

    申请日:2019-12-21

    IPC分类号: G01S7/03

    摘要: 本发明提供了一种轻薄型双波段片式数字子阵,发射状态下,数字模块产生两路基带信号,传输至双通道变频层、完成两路信号的上变频滤波放大处理,经混装连接器传输至有源天线阵面的混装连接器的插座,经多层微波介质板的1分n功分处理后,传输至n个BGA封装TR组件,实现发射激励信号的放大处理,最终由天线辐射值空间;接收状态下采取相反的实现步骤。本发明采用轻薄型有源天线阵列的形式实现了相控阵子阵设计,具有高集成度、小型化、低成本的特点,适用于多功能相控阵雷达设计。

    一种应用于相控阵雷达的多通道射频直采和产生电路

    公开(公告)号:CN109889211A

    公开(公告)日:2019-06-14

    申请号:CN201811611005.2

    申请日:2018-12-24

    IPC分类号: H04B1/00 G01S7/03

    摘要: 本发明提供了一种应用于相控阵雷达的多通道射频直采和产生电路,时钟管理及匹配延迟单元产生ADC/DAC时钟和低频时钟信号;射频产生和采样模块实现射频信号的直接产生和直接采样;存储处理模块通过FPGA接收存储AD采样后的原始数据,在FPGA内部进行抽取滤波,并通过FPGA实现数字信号在FPGA与DA之间的传输;主模块接收系统的控制信号产生同步信号和复位信号,实现主模块内部收发同步的同时,通过公共板将同步信号和复位信号传输至从模块,用于控制所有从模块中AD/DA芯片的同步及复位功能。本发明避免了系统的变频损耗,保证了信号的质量,满足雷达系统波束指向、高效空间功率合成、多通道收发同步要求。

    一种基于分发模式的大规模相控阵多通道校准电路

    公开(公告)号:CN109557519A

    公开(公告)日:2019-04-02

    申请号:CN201811578938.6

    申请日:2018-12-24

    IPC分类号: G01S7/40

    摘要: 本发明提供了一种基于分发模式的大规模相控阵多通道校准电路,由校准电路产生等幅同相的校准信号,经等长传输至耦合校准网络,每个耦合校准网络将所接收的校准信号经1:M的等幅同相功分作用,传输至每个X通道收发组件的校准端口,校准端口经1:X的开关选择和组件各公共通道的耦合器的耦合作用,依次传输至构成阵面的组件所有接收通道,各接收通道通过对信号的检测,得到了所有信号的幅相信息,实现对阵面接收通道的幅相校准;遍历构成阵面所有组件的通道,得到所有发射通道的幅相特性,实现对阵面发射通道的幅相校准。本发明减少了耦合校准网络的设计难度和复杂性,极大程度的简化了整个校准电路的设计,降低了系统的复杂性。

    一种基于正交编码波形的相控阵发射校准方法

    公开(公告)号:CN109683146B

    公开(公告)日:2022-11-22

    申请号:CN201811579142.2

    申请日:2018-12-24

    IPC分类号: G01S7/40

    摘要: 本发明提供了一种基于正交编码波形的相控阵发射校准方法,搭建标校塔,并在其上放置辅助天线和信号收发系统,利用正交编码产生N个相互正交的发射波形,各通道发射信号经放大后在空间中合成发射波束,辅助天线接收到发射信号,传输至信号收发系统,依据得到的所有通道幅相值参数,实现最终的阵面发射校准。本发明通过采用发射若干组相互正交的正交编码波形,实现对全数字有源相控阵天线所有发射通道的同时校准,简化了校准流程,缩短了系统校准的时间。

    基于微波延迟器的雷达多通道外校准系统

    公开(公告)号:CN110988828A

    公开(公告)日:2020-04-10

    申请号:CN201911325460.0

    申请日:2019-12-20

    IPC分类号: G01S7/40

    摘要: 本发明提供了一种基于微波延迟器的雷达多通道外校准系统,将外校准系统放置在收发阵面的远场位置,外校准系统的开关用于实现校准天线收发状态的切换,雷达校准工作状态下,发射通道校准时,由微波源产生校准发射信号,经开关选通至发射功放完成放大,经环形器传输至功分网络,经功分后传输至收发阵面的各发射通道,仅待校准发射通道将功分后的校准发射放大后,由天线辐射至空间。本发明相对于传统外校准方案,本发明摒弃了附加的校准通道,而复用了雷达前端的微波源和回波采集通道,其中微波源实现校准信号的产生,回波采集通道可完成校准信号的采样,降低了系统的设计复杂度。

    基于无线网络传输的TDC同步校准全数字阵列雷达前端

    公开(公告)号:CN110988827A

    公开(公告)日:2020-04-10

    申请号:CN201911311960.9

    申请日:2019-12-18

    IPC分类号: G01S7/40 G01S7/02 G01S13/02

    摘要: 本发明提供了一种基于无线网络传输的TDC同步校准全数字阵列雷达前端,信息中心完成上行控制信息传输分配和下行各数字TR组件回波数据的收集,数字TR组件中,接收信息中心分发的信息,依次由DMux电路对上行控制信号进行解析,再由FPGA结合DA完成通道波形产生,经开关完成收发通道切换,由滤波进行信号滤波处理,经放大器放大后,最终由天线辐射至空间中,实现前端多通道的接收多波束处理。本发明不受布局限制,由FPGA控制时钟分配电路实现各通道DA、AD时钟的延时控制,系统具有实时性高、处理简单、低成本等特点。