一种时钟占空比校准电路

    公开(公告)号:CN109687847B

    公开(公告)日:2023-07-25

    申请号:CN201811562038.2

    申请日:2018-12-20

    IPC分类号: H03K3/017 H03K5/14

    摘要: 本申请提供的一种时钟占空比校准电路,包括:延时线电路、下降沿检测电路、下降沿调制控制电路、下降沿调制电路和插值器电路;通过采用可调的延时单元,在不同工作模式频率下使用对应大小的延时单元,在相同校准精度的前提下,由于延时单元以及对应的下降沿检测逻辑部分的级数固定,则本申请延时线电路和下降沿检测电路的面积和功耗会显著减少;另外,采用固定级数的可调的延时单元,直接将与占空比相关的采样输出信号进行处理后分别输出到下降沿调制电路判断移动方向即可完成下降沿移动,简化了电路的逻辑判断,电路面积和功耗减少的同时也减少了电路完成下降沿移动所需要的时间。

    一种BCH译码器及其译码方法、ECC系统

    公开(公告)号:CN111130568B

    公开(公告)日:2023-05-23

    申请号:CN201811283752.8

    申请日:2018-10-31

    IPC分类号: H03M13/15

    摘要: 本发明提供了一种BCH译码器及其译码方法、ECC系统,纠错能力控制模块根据预先获得的误码率控制伴随式计算模块中具有相应纠错能力的伴随式计算单元处于工作状态、控制错误位置方程生成模块进行相应迭代次数的运算,错误个数判断模块根据错误位置方程生成模块输出的错误位置多项式方程的系数,获得待译码数据中包含的错误的个数,并将错误的个数输出至纠错能力控制模块,纠错能力控制模块根据错误的个数控制错误位置求解模块中相应个数的钱搜索运算单元处于工作状态,也就是说,本发明可以根据预先获得的误码率灵活设定BCH译码器的纠错能力,大幅度降低了BCH译码器和ECC系统的功耗。

    一种BCH译码器
    3.
    发明公开

    公开(公告)号:CN108683425A

    公开(公告)日:2018-10-19

    申请号:CN201810478181.7

    申请日:2018-05-18

    IPC分类号: H03M13/15

    CPC分类号: H03M13/152

    摘要: 本发明公开了一种BCH译码器,该BCH译码器包括:伴随式计算电路模块、错误位置方程生成电路模块、错误位置求解电路模块和纠错能力控制电路模块,其中,所述伴随式计算电路模式包括多个伴随式计算电路,所述错误位置求解电路模块包括多个钱搜索运算单元;所述纠错能力控制电路模块用于依据待译码数据的误码率控制所述伴随式计算电路的工作状态、控制所述错误位置方程生成电路模块的迭代次数和控制所述钱搜索运算单元的工作状态,以改变所述伴随式计算电路模块的纠错能力、所述错误位置方程生成电路模块的纠错能力和所述错误位置求解电路模块的纠错能力。该BCH译码器是一种在保证纠错能力的情况下的低功耗BCH译码器。

    一种基于BCH码的ECC系统及存储器

    公开(公告)号:CN108683426B

    公开(公告)日:2022-08-26

    申请号:CN201810478220.3

    申请日:2018-05-18

    IPC分类号: H03M13/15

    摘要: 本发明公开了一种基于BCH码的ECC系统及存储器,所述ECC系统包括:BCH译码器和纠错能力控制电路,所述BCH译码器包括多个运算单元;其中,所述纠错能力控制电路用于依据待译码数据的误码率控制所述BCH译码器中运算单元的工作状态,以改变所述BCH译码器的纠错能力。该ECC系统通过纠错能力控制电路依据待译码数据的误码率控制所述BCH译码器中运算单元的工作状态,即改变BCH译码器运行时电路开启的数量,使其在低误码率时只有部分电路在运行,但仍能完成相应的纠错能力,同时也大幅度降低功耗。

    一种BCH译码器及其译码方法、ECC系统

    公开(公告)号:CN111130568A

    公开(公告)日:2020-05-08

    申请号:CN201811283752.8

    申请日:2018-10-31

    IPC分类号: H03M13/15

    摘要: 本发明提供了一种BCH译码器及其译码方法、ECC系统,纠错能力控制模块根据预先获得的误码率控制伴随式计算模块中具有相应纠错能力的伴随式计算单元处于工作状态、控制错误位置方程生成模块进行相应迭代次数的运算,错误个数判断模块根据错误位置方程生成模块输出的错误位置多项式方程的系数,获得待译码数据中包含的错误的个数,并将错误的个数输出至纠错能力控制模块,纠错能力控制模块根据错误的个数控制错误位置求解模块中相应个数的钱搜索运算单元处于工作状态,也就是说,本发明可以根据预先获得的误码率灵活设定BCH译码器的纠错能力,大幅度降低了BCH译码器和ECC系统的功耗。

    一种时钟占空比校准电路
    6.
    发明公开

    公开(公告)号:CN109687847A

    公开(公告)日:2019-04-26

    申请号:CN201811562038.2

    申请日:2018-12-20

    IPC分类号: H03K3/017 H03K5/14

    CPC分类号: H03K3/017 H03K5/14

    摘要: 本申请提供的一种时钟占空比校准电路,包括:延时线电路、下降沿检测电路、下降沿调制控制电路、下降沿调制电路和插值器电路;通过采用可调的延时单元,在不同工作模式频率下使用对应大小的延时单元,在相同校准精度的前提下,由于延时单元以及对应的下降沿检测逻辑部分的级数固定,则本申请延时线电路和下降沿检测电路的面积和功耗会显著减少;另外,采用固定级数的可调的延时单元,直接将与占空比相关的采样输出信号进行处理后分别输出到下降沿调制电路判断移动方向即可完成下降沿移动,简化了电路的逻辑判断,电路面积和功耗减少的同时也减少了电路完成下降沿移动所需要的时间。

    一种BCH译码器
    7.
    发明授权

    公开(公告)号:CN108683425B

    公开(公告)日:2022-08-26

    申请号:CN201810478181.7

    申请日:2018-05-18

    IPC分类号: H03M13/15

    摘要: 本发明公开了一种BCH译码器,该BCH译码器包括:伴随式计算电路模块、错误位置方程生成电路模块、错误位置求解电路模块和纠错能力控制电路模块,其中,所述伴随式计算电路模式包括多个伴随式计算电路,所述错误位置求解电路模块包括多个钱搜索运算单元;所述纠错能力控制电路模块用于依据待译码数据的误码率控制所述伴随式计算电路的工作状态、控制所述错误位置方程生成电路模块的迭代次数和控制所述钱搜索运算单元的工作状态,以改变所述伴随式计算电路模块的纠错能力、所述错误位置方程生成电路模块的纠错能力和所述错误位置求解电路模块的纠错能力。该BCH译码器是一种在保证纠错能力的情况下的低功耗BCH译码器。

    一种基于BCH码的ECC系统及存储器

    公开(公告)号:CN108683426A

    公开(公告)日:2018-10-19

    申请号:CN201810478220.3

    申请日:2018-05-18

    IPC分类号: H03M13/15

    CPC分类号: H03M13/15

    摘要: 本发明公开了一种基于BCH码的ECC系统及存储器,所述ECC系统包括:BCH译码器和纠错能力控制电路,所述BCH译码器包括多个运算单元;其中,所述纠错能力控制电路用于依据待译码数据的误码率控制所述BCH译码器中运算单元的工作状态,以改变所述BCH译码器的纠错能力。该ECC系统通过纠错能力控制电路依据待译码数据的误码率控制所述BCH译码器中运算单元的工作状态,即改变BCH译码器运行时电路开启的数量,使其在低误码率时只有部分电路在运行,但仍能完成相应的纠错能力,同时也大幅度降低功耗。