一种基于FPGA的超宽带功放谐波消除装置及方法

    公开(公告)号:CN111682912A

    公开(公告)日:2020-09-18

    申请号:CN202010477429.5

    申请日:2020-05-29

    摘要: 本发明涉及一种基于FPGA的超宽带功放谐波消除装置及方法,属于超宽频通信技术领域,解决了现有的方法仅利用FPGA采集数据造成的硬件资源浪费和系统功耗较大等问题。谐波消除装置由FPGA模块实现,包括训练信号单元,用于生成初始谐波信号;功放谐波建模单元,用于根据谐波信号和基带信号对射频功放谐波频率的非线性信道进行建模,获得信道参数,其中,所述谐波信号包括初始谐波信号和从功放模块获取的谐波干扰信号;反谐波系数计算单元,用于根据谐波信号、基带信号和信道参数计算获得反谐波系数;反谐波生成单元,用于根据反谐波系数生成反谐波信号,以消除射频功放生成的谐波干扰信号。节省了硬件资源,减小了谐波消除装置的功耗。

    一种接入网网络架构
    3.
    发明公开

    公开(公告)号:CN108566319A

    公开(公告)日:2018-09-21

    申请号:CN201810235280.2

    申请日:2018-03-21

    IPC分类号: H04L12/28

    摘要: 本发明提供了一种接入网网络架构,所述网络架构包括:无线电频谱传感器前端RFE及虚拟频谱池,所述RFE通过SP接口与所述虚拟频谱池进行通信;其中,所述虚拟频谱池:用于基于各无线通信标准,利用云计算动态生成相应的频谱信息实体文件及各频谱载波调制IQ基带波形数据,并将各频谱信息及各频谱载波调制IQ基带波形数据通过所述SP接口发送至所述RFE中;所述RFE:用于根据接收到的各频段的频谱信息实体文件将自身的工作参数调整至所需状态;并根据调整后的工作参数对接收到的各所述IQ基带波形数据进行频谱环境参数的配置。

    一种接入网网络架构
    4.
    发明授权

    公开(公告)号:CN108566319B

    公开(公告)日:2021-04-27

    申请号:CN201810235280.2

    申请日:2018-03-21

    IPC分类号: H04L12/28

    摘要: 本发明提供了一种接入网网络架构,所述网络架构包括:无线电频谱传感器前端RFE及虚拟频谱池,所述RFE通过SP接口与所述虚拟频谱池进行通信;其中,所述虚拟频谱池:用于基于各无线通信标准,利用云计算动态生成相应的频谱信息实体文件及各频谱载波调制IQ基带波形数据,并将各频谱信息及各频谱载波调制IQ基带波形数据通过所述SP接口发送至所述RFE中;所述RFE:用于根据接收到的各频段的频谱信息实体文件将自身的工作参数调整至所需状态;并根据调整后的工作参数对接收到的各所述IQ基带波形数据进行频谱环境参数的配置。

    超宽频段通用接收机
    5.
    发明公开

    公开(公告)号:CN106533472A

    公开(公告)日:2017-03-22

    申请号:CN201611051919.9

    申请日:2016-11-24

    IPC分类号: H04B1/12 H04B1/16

    CPC分类号: H04B1/123 H04B1/16

    摘要: 本发明提供一种超宽频段通用接收机,包括依次连接的天线、可变射频滤波器、第一射频放大器、可变镜像滤波器、第二射频放大器、混频器、中频放大器、可变中频滤波器、IQ解调器,与IQ解调器依次连接的I路混频器、I路基带滤波器、I路基带滤波器、I路自动增益控制器、I路模数转换器和I路数字下变频器,与IQ解调器依次连接的Q路混频器、Q路基带滤波器、Q路基带滤波器、Q路自动增益控制器、Q路模数转换器和Q路数字下变频器,由高动态控制模块、带宽控制模块、频率控制模块和帧时隙控制模块构成的控制器。本发明通过减少设备中的器件数量,能够减少接收机体积和降低接收机功耗,从而提高接收机的可靠性。

    一种基于FPGA的超宽带功放谐波消除装置及方法

    公开(公告)号:CN111682912B

    公开(公告)日:2022-03-08

    申请号:CN202010477429.5

    申请日:2020-05-29

    摘要: 本发明涉及一种基于FPGA的超宽带功放谐波消除装置及方法,属于超宽频通信技术领域,解决了现有的方法仅利用FPGA采集数据造成的硬件资源浪费和系统功耗较大等问题。谐波消除装置由FPGA模块实现,包括训练信号单元,用于生成初始谐波信号;功放谐波建模单元,用于根据谐波信号和基带信号对射频功放谐波频率的非线性信道进行建模,获得信道参数,其中,所述谐波信号包括初始谐波信号和从功放模块获取的谐波干扰信号;反谐波系数计算单元,用于根据谐波信号、基带信号和信道参数计算获得反谐波系数;反谐波生成单元,用于根据反谐波系数生成反谐波信号,以消除射频功放生成的谐波干扰信号。节省了硬件资源,减小了谐波消除装置的功耗。

    超宽频段通用接收机
    8.
    发明授权

    公开(公告)号:CN106533472B

    公开(公告)日:2019-01-08

    申请号:CN201611051919.9

    申请日:2016-11-24

    IPC分类号: H04B1/12 H04B1/16

    摘要: 本发明提供一种超宽频段通用接收机,包括依次连接的天线、可变射频滤波器、第一射频放大器、可变镜像滤波器、第二射频放大器、混频器、中频放大器、可变中频滤波器、IQ解调器,与IQ解调器依次连接的I路混频器、I路基带滤波器、I路基带滤波器、I路自动增益控制器、I路模数转换器和I路数字下变频器,与IQ解调器依次连接的Q路混频器、Q路基带滤波器、Q路基带滤波器、Q路自动增益控制器、Q路模数转换器和Q路数字下变频器,由高动态控制模块、带宽控制模块、频率控制模块和帧时隙控制模块构成的控制器。本发明通过减少设备中的器件数量,能够减少接收机体积和降低接收机功耗,从而提高接收机的可靠性。

    射频多芯片封装及屏蔽电路

    公开(公告)号:CN106783805A

    公开(公告)日:2017-05-31

    申请号:CN201710145880.5

    申请日:2017-03-13

    IPC分类号: H01L23/552 H01L25/065

    摘要: 本发明提供一种射频多芯片封装及屏蔽电路。所述电路包括:第一基板、第二基板、外壳屏蔽层、第一连接结构、第二连接结构、第一芯片、第二芯片,第三芯片,所述外壳屏蔽层组装于所述第一基板上,并与所述第一基板组成封闭空间,所述第二基板、所述第一连接结构、所述第二连接结构、所述第一芯片、所述第二芯片及所述第三芯片组成的封装结构位于所述封闭空间内部;所述第一基板与所述第二基板之间通过所述第一连接结构连接,所述第一芯片与所述第一基板之间通过所述第二连接结构相连,所述第二芯片与所述第二基板之间通过所述第二结构相连,所述第三芯片与所述第二基板之间通过所述第二结构相连。本发明能够减少集成元件的体积,提高集成元件成本。