一种实时高精度重力补偿方法

    公开(公告)号:CN109443386A

    公开(公告)日:2019-03-08

    申请号:CN201811385798.0

    申请日:2018-11-21

    IPC分类号: G01C25/00

    摘要: 本发明涉及一种实时高精度重力补偿方法。本发明采取的方案为事先计算存储高精度重力数据库,在线通过查表插值方法实现高精度重力的实时计算。方案事先计算存储几个不同高度层的重力格网数据,具体计算时先在同一高度层进行线性插值,然后对不同高度层的数据进行线性插值获得重力向量。本发明可应用于高精度惯性导航系统及其组合系统,给出了一种实时高精度重力补偿方法。方法可根据具体载体的使用场景、硬件存储容量、精度灵活裁剪定制数据库,具有极强工程适用性,实现简单,计算量小。

    一种可编程逻辑验证架构及其实现方法

    公开(公告)号:CN112069756B

    公开(公告)日:2024-06-18

    申请号:CN202010912594.9

    申请日:2020-09-02

    IPC分类号: G06F30/343

    摘要: 本发明属于集成电路技术领域,具体设计一种可编程逻辑验证架构,在自动化可编程逻辑验证平台中使用。本发明,在传统的可编程逻辑自动化验证架构中加入至少一个特殊函数组件,该特殊函数组件分别例化在验证架构中的每个组件,在测试用例中对函数组件进行扩展、修改,实现验证架构产生的数据符合用户的需求,从而灵活实现不同激励数据的产生。

    一种安全实现数据快速寻址的方法

    公开(公告)号:CN108268381A

    公开(公告)日:2018-07-10

    申请号:CN201711371592.8

    申请日:2017-12-15

    IPC分类号: G06F12/02

    摘要: 本发明一种安全实现数据快速寻址的方法,属于计算机技术领域。在计算机系统中,需要对某些数据进行快速的读取,这里可以通过输入数据查找相应的地址来实现快速访问;在网络传输系统中,路由器根据接收到的MAC地址决定数据从哪个端口发送,这里通过输入MAC地址信息对数据进行识别与分类。随着时代的发展,系统对于地址查找的时间给出了更严苛的要求,但是并没有一种有效的措施可以定量、安全的完成数据快速寻址。为了在数据快速寻址中解决上述问题,本发明提出了一种安全实现数据快速寻址的技术。在编程模式下根据数据长度与数据寻址时间要求配置数据储存区与数据地址,配合工作模式下数据重组技术及地址重组技术实现数据快速寻址。

    一种实时高精度重力补偿方法

    公开(公告)号:CN109443386B

    公开(公告)日:2022-06-28

    申请号:CN201811385798.0

    申请日:2018-11-21

    IPC分类号: G01C25/00

    摘要: 本发明涉及一种实时高精度重力补偿方法。本发明采取的方案为事先计算存储高精度重力数据库,在线通过查表插值方法实现高精度重力的实时计算。方案事先计算存储几个不同高度层的重力格网数据,具体计算时先在同一高度层进行线性插值,然后对不同高度层的数据进行线性插值获得重力向量。本发明可应用于高精度惯性导航系统及其组合系统,给出了一种实时高精度重力补偿方法。方法可根据具体载体的使用场景、硬件存储容量、精度灵活裁剪定制数据库,具有极强工程适用性,实现简单,计算量小。

    一种安全实现数据快速寻址的方法

    公开(公告)号:CN108268381B

    公开(公告)日:2021-12-24

    申请号:CN201711371592.8

    申请日:2017-12-15

    IPC分类号: G06F12/02

    摘要: 本发明一种安全实现数据快速寻址的方法,属于计算机技术领域。在计算机系统中,需要对某些数据进行快速的读取,这里可以通过输入数据查找相应的地址来实现快速访问;在网络传输系统中,路由器根据接收到的MAC地址决定数据从哪个端口发送,这里通过输入MAC地址信息对数据进行识别与分类。随着时代的发展,系统对于地址查找的时间给出了更严苛的要求,但是并没有一种有效的措施可以定量、安全的完成数据快速寻址。为了在数据快速寻址中解决上述问题,本发明提出了一种安全实现数据快速寻址的技术。在编程模式下根据数据长度与数据寻址时间要求配置数据储存区与数据地址,配合工作模式下数据重组技术及地址重组技术实现数据快速寻址。

    一种可编程逻辑验证架构及其实现方法

    公开(公告)号:CN112069756A

    公开(公告)日:2020-12-11

    申请号:CN202010912594.9

    申请日:2020-09-02

    IPC分类号: G06F30/343

    摘要: 本发明属于集成电路技术领域,具体设计一种可编程逻辑验证架构,在自动化可编程逻辑验证平台中使用。本发明,在传统的可编程逻辑自动化验证架构中加入至少一个特殊函数组件,该特殊函数组件分别例化在验证架构中的每个组件,在测试用例中对函数组件进行扩展、修改,实现验证架构产生的数据符合用户的需求,从而灵活实现不同激励数据的产生。

    一种基于并行交织汉明码编译码的数据纠错装置

    公开(公告)号:CN219394822U

    公开(公告)日:2023-07-21

    申请号:CN202223015860.1

    申请日:2022-11-11

    IPC分类号: H03M13/27

    摘要: 本实用新型涉及但不限于飞行控制系统技术领域,公开了一种基于并行交织汉明码编译码的数据纠错装置。包括:所述装置包括:编码器、交织器、ram存储器、解交织器、译码器;编码器的输入端连接外部输入数据;编码器包含四路编码器,分别记为第一编码器、第二编码器、第三编码器和第四编码器;四路编码器与交织器并行连接;交织器、ram存储器、解交织器依次串行连接;译码器包含四路译码器,分别记为第一译码器、第二译码器、第三译码器和第四译码器;四路译码器与解交织器并行连接,用于纠正数据传输过程中4bit连续错误,以解决传统汉明码编码无法纠正多bit连续错误的问题。