用于多串电池级联的保护电路

    公开(公告)号:CN103022981B

    公开(公告)日:2014-09-03

    申请号:CN201210586521.0

    申请日:2012-12-28

    IPC分类号: H02H7/18

    摘要: 本发明提供一种用于多串电池级联的保护电路,包括芯片端口耐压保护电路,其第一电阻接电池包负端和第一二极管负端,第一二极管正端接对地端;第一NMOS管漏端接第一二极管负端,源端和衬底短接并接电池包负端检测端,栅端接电源端;第二NMOS管栅端接充电管控制端,源端和衬底短接并接对地端,漏端接第二电阻,第二电阻另接电源端;PMOS管栅端接第二NMOS管漏端,源端和衬底短接并接电源端,漏端接第二二极管正端;第二二极管负端接充电管栅端;充电管源端和衬底短接并接电池包负端,漏端接放电管漏端;放电管源端与衬底短接并接对地端,栅端接放电管控制端。本发明避免极高正压和极低负压进入电池保护芯片,实现安全可靠的多串电池保护方案。

    适用于多种锂电池保护方案的欠压保护负载锁存电路

    公开(公告)号:CN104300509A

    公开(公告)日:2015-01-21

    申请号:CN201410607065.2

    申请日:2014-10-31

    IPC分类号: H02H7/18

    摘要: 本发明提供一种适用于多种锂电池保护方案的欠压保护负载锁存电路,包括欠压检测电路和负载/充电器检测电路;在后者中,第一比较器正输入端接负载检测基准电压,负输入端接负载检测端;第二比较器正输入端接第一充电器检测基准电压,负输入端接充电器检测端;第三比较器正输入端接充电器检测端,负输入端接第二充电器检测基准电压;三输入或门输入端接三个比较器的输出端,输出端接滤波电路输入端;D触发器时钟端接滤波电路输出端,复位端接非欠压状态端,Q端接欠压释放端;高压NMOS管栅极接欠压状态端,源极接地,漏极经过第一电阻与负载检测端连接;高压PMOS管栅极接非欠压状态端,源极接电源端,漏极经过第二电阻与充电器检测端连接。

    适用于多种锂电池保护方案的欠压保护负载锁存电路

    公开(公告)号:CN104300509B

    公开(公告)日:2017-03-08

    申请号:CN201410607065.2

    申请日:2014-10-31

    IPC分类号: H02H7/18

    摘要: 本发明提供一种适用于多种锂电池保护方案的欠压保护负载锁存电路,包括欠压检测电路和负载/充电器检测电路;在后者中,第一比较器正输入端接负载检测基准电压,负输入端接负载检测端;第二比较器正输入端接第一充电器检测基准电压,负输入端接充电器检测端;第三比较器正输入端接充电器检测端,负输入端接第二充电器检测基准电压;三输入或门输入端接三个比较器的输出端,输出端接滤波电路输入端;D触发器时钟端接滤波电路输出端,复位端接非欠压状态端,Q端接欠压释放端;高压NMOS管栅极接欠压状态端,源极接地,漏极经过第一电阻与负载检测端连接;高压PMOS管栅极接非欠压状态端,源极接电源端,漏极经过第二电阻与充电器检测端连接。

    负电压箝位电路
    4.
    发明授权

    公开(公告)号:CN105005346B

    公开(公告)日:2017-12-12

    申请号:CN201510304501.3

    申请日:2015-06-04

    发明人: 罗彦

    IPC分类号: G05F1/56

    摘要: 本发明提供一种负电压箝位电路,包括NMOS管、外部限流电阻和运算放大器;其中,运算放大器的正输入端接一基准电压,负输入端接一芯片端口,输出端接NMOS管的栅极;NMOS管的源极接地,漏极接芯片端口;芯片端口向外与外部限流电阻连接,外部限流电阻再接一外部输入电压。本发明利用负反馈技术箝制外部负电压,保证芯片不受到负电压影响。

    负电压箝位电路
    5.
    发明公开

    公开(公告)号:CN105005346A

    公开(公告)日:2015-10-28

    申请号:CN201510304501.3

    申请日:2015-06-04

    发明人: 罗彦

    IPC分类号: G05F1/56

    摘要: 本发明提供一种负电压箝位电路,包括NMOS管、外部限流电阻和运算放大器;其中,运算放大器的正输入端接一基准电压,负输入端接一芯片端口,输出端接NMOS管的栅极;NMOS管的源极接地,漏极接芯片端口;芯片端口向外与外部限流电阻连接,外部限流电阻再接一外部输入电压。本发明利用负反馈技术箝制外部负电压,保证芯片不受到负电压影响。

    电池保护级联系统的充电器检测装置

    公开(公告)号:CN103217605A

    公开(公告)日:2013-07-24

    申请号:CN201310101166.8

    申请日:2013-03-26

    IPC分类号: G01R31/00 H02J7/00

    摘要: 本发明提供一种电池保护级联系统的充电器检测装置,包括N个电池保护芯片,与N个电池串一一对应连接;第一个为主芯片,其余为级联芯片;N个电池串彼此串联连接,各包含M节电池,N、M均为≥2的自然数;每个电池保护芯片包括接地端、电源端、主从片选信号端和充电器检测端口;第N电池保护芯片的电源端与第N电池串的正极端连接点抽出成为电池包正端,主芯片的接地端与第一电池串的负极端连接点抽出以形成电池包负端,两者之间供充电器连接;主芯片的充电器检测端口经过一端口电阻连接到电池包负端,检测其电压,判断充电器的连接状况。本发明能安全、可靠地检测充电器的连接状态,并向级联芯片传递过压迟滞控制信号,提高应用系统的安全性。

    高压基准电压产生电路
    7.
    发明公开

    公开(公告)号:CN103105885A

    公开(公告)日:2013-05-15

    申请号:CN201210586340.8

    申请日:2012-12-28

    IPC分类号: G05F3/24

    摘要: 本发明提供一种高压基准电压产生电路,包括:第一NMOS管、第二NMOS管、第一电阻和第二电阻;第一NMOS管的栅极接低压基准电压,第一NMOS管的源极接第一电阻的一端,第一电阻的另一端接地,第一NMOS管的衬底与其源极短接;第二NMOS管的源极接第一NMOS管的漏极,两者的共同接点连接到本高压基准电压产生电路的输出端,第二NMOS管的衬底与其源极短接,第二NMOS管的栅极与其漏极短接,第二NMOS管的栅极与其漏极的共同接点连接到第二电阻的一端,第二电阻的另一端连接一电源端。此外,本发明还提供另一种高压基准电压产生电路。本发明能够基于任一高压产生基准电压,避免重新做一套复杂的基准电压电路,简化电路结构,节约芯片面积。

    电池保护级联系统的充电器检测装置

    公开(公告)号:CN103217605B

    公开(公告)日:2015-07-15

    申请号:CN201310101166.8

    申请日:2013-03-26

    IPC分类号: G01R31/00 H02J7/00

    摘要: 本发明提供一种电池保护级联系统的充电器检测装置,包括N个电池保护芯片,与N个电池串一一对应连接;第一个为主芯片,其余为级联芯片;N个电池串彼此串联连接,各包含M节电池,N、M均为≥2的自然数;每个电池保护芯片包括接地端、电源端、主从片选信号端和充电器检测端口;第N电池保护芯片的电源端与第N电池串的正极端连接点抽出成为电池包正端,主芯片的接地端与第一电池串的负极端连接点抽出以形成电池包负端,两者之间供充电器连接;主芯片的充电器检测端口经过一端口电阻连接到电池包负端,检测其电压,判断充电器的连接状况。本发明能安全、可靠地检测充电器的连接状态,并向级联芯片传递过压迟滞控制信号,提高应用系统的安全性。

    高压基准电压产生电路
    9.
    发明授权

    公开(公告)号:CN103105885B

    公开(公告)日:2014-09-17

    申请号:CN201210586340.8

    申请日:2012-12-28

    IPC分类号: G05F3/24

    摘要: 本发明提供一种高压基准电压产生电路,包括:第一NMOS管、第二NMOS管、第一电阻和第二电阻;第一NMOS管的栅极接低压基准电压,第一NMOS管的源极接第一电阻的一端,第一电阻的另一端接地,第一NMOS管的衬底与其源极短接;第二NMOS管的源极接第一NMOS管的漏极,两者的共同接点连接到本高压基准电压产生电路的输出端,第二NMOS管的衬底与其源极短接,第二NMOS管的栅极与其漏极短接,第二NMOS管的栅极与其漏极的共同接点连接到第二电阻的一端,第二电阻的另一端连接一电源端。此外,本发明还提供另一种高压基准电压产生电路。本发明能够基于任一高压产生基准电压,避免重新做一套复杂的基准电压电路,简化电路结构,节约芯片面积。

    用于多串电池级联的保护电路

    公开(公告)号:CN103022981A

    公开(公告)日:2013-04-03

    申请号:CN201210586521.0

    申请日:2012-12-28

    IPC分类号: H02H7/18

    摘要: 本发明提供一种用于多串电池级联的保护电路,包括芯片端口耐压保护电路,其第一电阻接电池包负端和第一二极管负端,第一二极管正端接对地端;第一NMOS管漏端接第一二极管负端,源端和衬底短接并接电池包负端检测端,栅端接电源端;第二NMOS管栅端接充电管控制端,源端和衬底短接并接对地端,漏端接第二电阻,第二电阻另接电源端;PMOS管栅端接第二NMOS管漏端,源端和衬底短接并接电源端,漏端接第二二极管正端;第二二极管负端接充电管栅端;充电管源端和衬底短接并接电池包负端,漏端接放电管漏端;放电管源端与衬底短接并接对地端,栅端接放电管控制端。本发明避免极高正压和极低负压进入电池保护芯片,实现安全可靠的多串电池保护方案。