一种超声传感装置和制作方法
    2.
    发明公开

    公开(公告)号:CN118424351A

    公开(公告)日:2024-08-02

    申请号:CN202410530579.6

    申请日:2024-04-29

    摘要: 本发明公开了一种超声传感装置和制作方法,其中,超声传感装置包括:衬底;第一导电层,包括多个第一绑定引脚;缓冲层,暴露出各第一绑定引脚的至少部分区域;无机层,包括多个第一子部,第一子部在衬底上的正投影落入第一绑定引脚在衬底上的正投影的范围内,且第一子部与第一绑定引脚之间具有用于设置牺牲层的空间;每个第一绑定引脚对应的第一子部之间具有第一开口,第一开口用于暴露第一绑定引脚;第二导电层。在制作无机层和封装层时在第一绑定引脚对应的区域形成开口,最终仅需对第一绑定引脚上厚度较小的缓冲层进行刻蚀即可暴露出第一绑定引脚,可以避免对第二导电层造成过度刻蚀,有利于提高产品良率和装置的可靠性。

    阵列基板及显示装置
    3.
    发明公开

    公开(公告)号:CN118844130A

    公开(公告)日:2024-10-25

    申请号:CN202380007882.1

    申请日:2023-02-24

    IPC分类号: H10K59/131 H01L27/12

    摘要: 提供了一种阵列基板。阵列基板包括呈多个重复单元布置的像素。阵列基板包括重复单元中的多个源极连接线和多个数据连接垫,以及多个数据线。多个源极连接线中的各个源极连接线将相应像素驱动电路中的第一晶体管的第一电极和第二晶体管的第一电极连接在一起。各个源极连接线还连接至多个数据连接垫中的相应数据连接垫。各个数据连接垫连接至多个数据线中的相应数据线。各个源极连接线的最大宽度大于各个阳极的最大宽度的至少75%。

    像素电路及其驱动方法、显示面板、显示装置

    公开(公告)号:CN118840952A

    公开(公告)日:2024-10-25

    申请号:CN202310456728.4

    申请日:2023-04-25

    IPC分类号: G09G3/20 G09G3/3233

    摘要: 提供了一种像素电路及其驱动方法、显示面板、显示装置,属于显示技术领域。该像素电路中,第一驱动电路能够向第一节点传输发光驱动信号;第二驱动电路能够向第二节点传输第一电位或第二电位的发光控制信号。发光控制电路能够基于发光控制信号控制第一节点与发光元件的通断。在第一节点与发光元件导通时,发光驱动信号可以传输至发光元件,驱动发光元件发光。其中,第一电位相对于第二电位为高电位,即第一电位为高电位,第二电位为低电位。由此可知,发光控制信号不仅具有类似于数字信号的特点,而且可以为发光元件提供预设的选通时间,即控制发光元件的发光时长。进而,可以确保驱动发光元件稳定发光,使得显示面板的显示稳定性可以较好。

    像素电路、像素驱动方法和显示装置

    公开(公告)号:CN117999601A

    公开(公告)日:2024-05-07

    申请号:CN202380010424.3

    申请日:2023-09-01

    IPC分类号: G09G3/32

    摘要: 本公开提供一种像素电路、像素驱动方法和显示装置。像素电路包括第一发光控制电路、发光元件、驱动电路和发光选通电路;发光选通电路在第一控制信号的控制下,根据发光数据电压,控制在发光阶段,在发光控制电压的控制下,产生驱动电路的第二端与发光元件之间的电流通路,以控制驱动电路能够控制发光元件发光,或者,控制在发光阶段,产生驱动电路的第二端与发光元件之间的电流通路,以控制驱动电路能够控制发光元件发光。本公开实施例所述的像素电路针对发光元件在低电流密度下亮度均一性差,低灰阶控制能力不足的问题,能够进行PWM(脉冲宽度调制)调光,可以提高低灰阶的亮度控制能力。

    像素电路及驱动方法、显示面板、显示装置

    公开(公告)号:CN117980981A

    公开(公告)日:2024-05-03

    申请号:CN202380008500.7

    申请日:2023-03-30

    IPC分类号: G09G3/32

    摘要: 公开了一种像素电路,包括驱动电路(31)、控制电路(32)和选通电路(33),驱动电路(31)被配置为,在扫描信号端(G)处接收的扫描信号和使能信号控制端(EK)处接收的信号的控制下,控制传输驱动电流信号的电流通路的导通和截止。控制电路(32)被配置为,在控制信号端(CK)处接收的控制信号的控制下,将在第一使能信号端(EM1)处接收的第一使能信号或第二使能信号端(EM2)处接收的第二使能信号传输至第一节点(N1)。选通电路(33)与使能信号控制端(EK)、第一节点(N1)、第一恒定电压信号端(VC1)和第二恒定电压信号端(VC2)耦接。选通电路(33)被配置为,响应于在第一节点(N1)处接收的使能信号,将在第一恒定电压信号端(VC1)处接收的第一恒定电压信号或在第二恒定电压信号端(VC2)处接收的第二恒定电压信号,传输至使能信号控制端(EK)。