显示面板、显示驱动方法、显示驱动模组和显示装置

    公开(公告)号:CN116092405A

    公开(公告)日:2023-05-09

    申请号:CN202211600701.X

    申请日:2022-12-12

    IPC分类号: G09G3/20

    摘要: 本公开实施例提供一种显示面板、显示驱动方法、显示驱动模组和显示装置。显示面板中,N列子像素为沿第二方向依次排列的多个像素结构行,各像素结构行包括q个子结构行,各子结构行包括i行子像素,其中,i、q均为自然数,i≥1,q>1;一帧时间包括q个子帧时间,每行子像素被配置成q组子像素;显示面板被配置为在一个子帧时间内,按照多个像素结构行的排列顺序,每个像素结构行的各子结构行中的行子像素被依次充电,各像素结构行的各子结构行中的同一行子像素被同时充电,每行子像素中的q组子像素分别在q个子帧时间内分别被充电。该技术方案,可以提高每行子像素的充电时间,提高显示效果。

    移位寄存器单元及其驱动方法、面板驱动电路、显示装置

    公开(公告)号:CN115831205A

    公开(公告)日:2023-03-21

    申请号:CN202211427279.2

    申请日:2022-11-15

    IPC分类号: G11C19/28 G09G3/20

    摘要: 提供了一种移位寄存器单元及其驱动方法、面板驱动电路、显示装置,属于显示技术领域。该移位寄存器单元中,输入电路能够在输入端的控制下控制第一电源端与第一上拉节点的通断。输出控制电路能够在控制端的控制下控制第二电源端与第二上拉节点的通断,且控制第一上拉节点与第二上拉节点的通断。第一输出电路能够基于第二上拉节点的电位控制第一时钟端与耦接栅线的第一输出端的通断。第二输出电路能够基于第一上拉节点的电位控制第一时钟端与耦接另一移位寄存器单元的第二输出端的通断。如此,可以通过灵活设置控制端提供的控制信号,控制向栅线输出或是不输出栅极驱动信号。进而使得包括该移位寄存器单元的栅极驱动电路实现对多行像素的局部刷新。

    触控显示面板及其制造方法、显示装置

    公开(公告)号:CN110286802B

    公开(公告)日:2023-09-26

    申请号:CN201910573738.X

    申请日:2019-06-28

    摘要: 本申请公开了一种触控显示面板及其制造方法、显示装置。触控显示面板,包括依次设置的衬底基板、阴极层和触控感应层,所述触控感应层包括多个触控感应电极,所述阴极层包括电压导入端和与所述电压导入端相对的第一端部,所述触控感应电极的一端与所述电压导入端电连接,所述触控感应电极的另一端与所述第一端部电连接,所述触控感应电极的电阻小于所述阴极层的电阻。显示装置,包括触控显示面板。触控显示面板的制造方法,包括以下步骤:形成衬底基板;在所述衬底基板上形成阴极层;在所述阴极层背向所述衬底基板的一侧形成触控感应层。减少电压导入端和第一端部之间的IR压降,使得面板发光和显示均匀。

    显示面板及其制作方法、显示装置

    公开(公告)号:CN114236919A

    公开(公告)日:2022-03-25

    申请号:CN202111574156.7

    申请日:2021-12-21

    IPC分类号: G02F1/1343 H01L27/32

    摘要: 本申请实施例提供一种显示面板及其制作方法、显示装置。显示面板包括衬底基板和设置在所述衬底基板上的多个像素单元;所述像素单元包括薄膜晶体管、与所述薄膜晶体管连接的像素电极,以及在所述显示面板的厚度方向上与所述像素电极相对设置的公共电极;所述显示面板还包括覆盖所述薄膜晶体管设置的保护层,所述保护层设置在所述像素电极和所述公共电极之间;所述公共电极和所述像素电极之一包括多个条状子电极,在所述保护层的背离所述薄膜晶体管的一侧的表面形成有沟槽,所述条状子电极设置在所述沟槽的侧壁上。本申请实施例通过将像素单元中的条状子电极设置在保护层的侧壁,从而有利于改善像素单元的开口率。

    驱动背板、显示装置和驱动背板的制作方法

    公开(公告)号:CN113690264A

    公开(公告)日:2021-11-23

    申请号:CN202010425754.7

    申请日:2020-05-19

    IPC分类号: H01L27/15 H01L33/62

    摘要: 本发明提供一种驱动背板、显示装置和驱动背板的制作方法,属于显示技术领域,其可至少部分解决现有的现有的驱动背板与发光二极体电气连接良率不高的问题。本发明实施例的驱动背板包括:衬底;驱动电路,位于所述衬底上;多个驱动电极,位于所述衬底上且与所述驱动电路连接;导电材料的绑定结构,位于每个所述驱动电极远离衬底的一侧,且与所述驱动电极连接,用于插入发光二极体的电极中以将所述驱动背板与所述发光二极体连接;其中,所述绑定结构为垂直于衬底的片状;在逐渐远离衬底的方向上,所述绑定结构在平行于衬底的平面中的截面积逐渐减小。

    有机发光显示基板及其制作方法、显示装置

    公开(公告)号:CN115885594B

    公开(公告)日:2024-09-10

    申请号:CN202180000085.1

    申请日:2021-01-28

    摘要: 一种有机发光显示基板及其制作方法、显示装置,显示基板包括衬底(101)、金属反射层和多个像素,每个像素包括多个子阳极(106);金属反射层位于衬底(101)和多个子阳极(106)所在层之间,金属反射层与多个子阳极(106)所在层绝缘设置,金属反射层包括多个相互分离的金属反射图形(104),每个金属反射图形(104)对应一个像素;每个金属反射图形(104)在衬底(101)上的正投影,与对应的像素的多个子阳极(106)在衬底(101)上的正投影交叠;每个像素的多个子阳极(106)间隔设置,相邻的两个子阳极(106)在衬底(101)上的正投影的间距小于或等于第一预设阈值;第一预设阈值为3.5μm或2μm。将同一像素中的相邻子阳极(106)的间距控制在小于或等于第一预设阈值,可以减轻或消除摩尔纹的影响,提高显示效果。

    阵列基板、显示面板及制造方法

    公开(公告)号:CN111740035B

    公开(公告)日:2023-08-22

    申请号:CN202010631715.2

    申请日:2020-07-03

    IPC分类号: H10K59/80 H10K59/12 H10K71/60

    摘要: 本申请公开了一种阵列基板、显示面板及制造方法,阵列基板的制造方法,包括像素电极的制备步骤,像素电极的制备步骤包括:在平坦化层上沉积第一电极薄膜,对第一电极薄膜进行图案化,形成第一子像素电极;在第一子像素电极及暴露于第一子像素电极之外的平坦化层上沉积钝化薄膜,对钝化薄膜进行图案化,形成包覆第一子像素电极的钝化图案;在钝化图案及暴露于钝化图案之外的平坦化层上沉积第二电极薄膜,对第二电极薄膜进行图案化,形成与第一子像素电极同层设置的第二子像素电极,同一像素内的第一子像素电极与第二子像素电极之间的距离小于3μm。上述方案,可以解决三维显示OLED显示装置在进行三维显示时,存在严重的摩尔纹问题。