-
公开(公告)号:CN106773521B
公开(公告)日:2020-01-21
申请号:CN201710003384.6
申请日:2017-01-04
申请人: 京东方科技集团股份有限公司 , 合肥鑫晟光电科技有限公司
IPC分类号: G03F1/00
摘要: 本发明涉及显示技术领域,公开了一种掩膜板、显示基板及其制作方法。所述显示基板的非显示区域分割为多个子非显示区域,并在每一子非显示区域制作端子,用于连接驱动芯片,且相邻子非显示区域对应的端子通过桥接线电性连接,最靠近显示区域的子非显示区域的端子与显示区域的信号线电性连接,实现所有子非显示区域的端子连接驱动芯片时,均能够向显示区域提供所需的显示信号。在子非显示区域的外边缘的外侧且靠近外边缘的位置切割显示基板,可以获得不同尺寸规格的显示基板,所述显示基板由一具有相应掩膜图形的掩膜板制作,因此,通过同一掩膜板可以完成多种尺寸规格的显示面板的制作,降低了生产成本,缩短了开发周期。
-
公开(公告)号:CN106531111B
公开(公告)日:2019-11-12
申请号:CN201710001726.0
申请日:2017-01-03
申请人: 京东方科技集团股份有限公司 , 合肥鑫晟光电科技有限公司
IPC分类号: G09G3/36
摘要: 本发明公开了一种像素电路及其驱动方法、显示装置,属于显示技术领域。该像素电路包括:开关模块和上拉模块;该开关模块用于在该上拉节点的控制下,向该输出节点输出来自该数据信号端的数据信号;该上拉模块用于在该栅极驱动端和该输出节点的控制下,拉高该上拉节点的电位;其中,该输出节点与像素单元中的像素电极连接。本发明通过上拉模块进一步拉高上拉节点的电位,使得开关模块向输出节点输出的电流增大,从而加快了对像素电极的充电速度,保证像素电极的电压能够在短时间内充至饱和,避免显示装置因像素电极充电不足而出现亮暗不均的现象。
-
公开(公告)号:CN109903718A
公开(公告)日:2019-06-18
申请号:CN201910346549.9
申请日:2019-04-26
申请人: 京东方科技集团股份有限公司 , 合肥鑫晟光电科技有限公司
摘要: 本发明实施例提供一种移位寄存器及其驱动方法、栅极驱动电路、显示装置,涉及显示技术领域,能够解决移位寄存器中因下拉节点电位不足而导致的输出不稳定的问题;该移位寄存器包括上拉节点和下拉节点、下拉耦合子电路;下拉耦合子电路与下拉节点、第一扫描端、第二扫描端连接;下拉耦合子电路配置为:在第一扫描端和第二扫描端的信号的控制下,对下拉节点的电压进行耦合抬升。
-
公开(公告)号:CN106356381B
公开(公告)日:2019-06-14
申请号:CN201611015730.4
申请日:2016-11-18
申请人: 京东方科技集团股份有限公司 , 合肥鑫晟光电科技有限公司
摘要: 本发明提供一种阵列基板及其制备方法、显示面板,涉及显示技术领域,可减小显示装置中数据线上的负载,从而降低了显示装置的功耗。该阵列基板包括显示区和设置在所述显示区周边的虚拟显示区;所述显示区包括子像素,所述虚拟显示区包括虚拟子像素;所述子像素和所述虚拟子像素均包括薄膜晶体管、与所述薄膜晶体管的漏极电连接的第一透明电极;其中,位于所述子像素中的所述薄膜晶体管的源极与数据线连接;位于所述虚拟子像素中的所述薄膜晶体管的源极与所述数据线断开。
-
公开(公告)号:CN105182640B
公开(公告)日:2019-06-07
申请号:CN201510562559.8
申请日:2015-09-06
申请人: 京东方科技集团股份有限公司 , 合肥鑫晟光电科技有限公司
IPC分类号: G02F1/1362 , H01L27/32
摘要: 本发明提供了一种阵列基板及显示装置,涉及显示技术领域,用于解决现有采用阵列基板行驱动技术的显示装置的金属腐蚀问题,提高其可靠性。其中,所述一种阵列基板包括数据线、检测线和引出线,所述检测线用于对所述数据线进行检测,所述引出线的一端与所述检测线的端部相连,另一端从所述阵列基板的数据绑定侧引出,所述检测线的两端各连接一条所述引出线。前述阵列基板用于显示装置中。
-
公开(公告)号:CN105278180B
公开(公告)日:2019-01-04
申请号:CN201510745031.4
申请日:2015-11-05
申请人: 京东方科技集团股份有限公司 , 合肥鑫晟光电科技有限公司
IPC分类号: G02F1/1343 , G02F1/1362
摘要: 本发明公开了一种像素结构及其制作方法、阵列基板和显示面板,用以减小像素电极和公共电极之间的存储电容,增大像素的充电率。所述像素结构,包括呈矩阵排布的多个像素单元,每一像素单元包括位于衬底基板上异层设置的公共电极和像素电极,其特征在于,所述公共电极和所述像素电极在衬底基板上的投影无重叠区域。
-
公开(公告)号:CN105206245B
公开(公告)日:2018-11-20
申请号:CN201510732350.1
申请日:2015-11-02
申请人: 京东方科技集团股份有限公司 , 合肥鑫晟光电科技有限公司
IPC分类号: G09G3/36
摘要: 本发明提供一种像素结构、驱动方法、阵列基板、驱动电路及显示装置。像素结构包括:由横纵交叉的多条栅线、数据线限定的多个亚像素;相邻两条数据线之间设置有两列亚像素,且每条数据线与其两侧的亚像素连接;相邻两行亚像素之间设置有两行栅线,且同一行亚像素中,数据线两侧的亚像素分别由不同侧的栅线进行驱动;同一行亚像素中,至少一种颜色的亚像素由同一条栅线进行驱动。驱动方法包括:在一帧画面的显示时间内,按照行序逐次对所有栅线加载扫描信号,并在对偶数行的栅线加载扫描信号时,反转所有数据线上加载的数据信号的极性。本发明的能够使至少一种颜色的亚像素,在行向以及纵向上的亮度保持一致,从而提升画面的显示品质。
-
公开(公告)号:CN104880871B
公开(公告)日:2018-05-11
申请号:CN201510351009.1
申请日:2015-06-23
申请人: 合肥鑫晟光电科技有限公司 , 京东方科技集团股份有限公司
IPC分类号: G02F1/1343 , G02F1/1362 , G02F1/1368
CPC分类号: G02F1/136286 , G02F1/133345 , G02F1/133512 , G02F1/133514 , G02F1/134309 , G02F1/13439 , G02F1/1368 , G02F2001/134372 , G02F2201/121 , G02F2201/123 , H01L27/124
摘要: 本发明属于显示技术领域,具体涉及一种显示面板和显示装置。该显示面板,包括阵列基板和彩膜基板,阵列基板划分为多个像素区,每一像素区均设置薄膜晶体管,每一薄膜晶体管均包括栅极、源极和漏极,每相邻两行像素区之间平行设置有两条栅线,同行像素区的薄膜晶体管的栅极连接至与之较近的同一栅线;每相邻两列像素区之间设置有一条数据线,该相邻两列的像素区的薄膜晶体管的源极连接至该数据线;该阵列基板还包括像素电极、公共电极和公共电极线,公共电极线至少包括横跨同行像素区、且与栅线平行设置的横向公共电极线,横向公共电极线与漏极无正投影方向上的重叠。该显示面板具有公共电极电压均一性好,公共电极线电阻小的优点。
-
公开(公告)号:CN107967907A
公开(公告)日:2018-04-27
申请号:CN201810048648.4
申请日:2018-01-18
申请人: 京东方科技集团股份有限公司 , 合肥鑫晟光电科技有限公司
IPC分类号: G09G3/36 , G09G3/3208 , G09G3/00
摘要: 本发明公开了一种反相电路、驱动方法、阵列基板、检测方法及显示装置,可以仅通过一个开关晶体管与一个电阻的相互配合,即可通过简单的结构使反相电路的输出端的信号的电平与其输入端的信号的电平相反,从而可以降低占用面积,降低生产成本。
-
公开(公告)号:CN106531111A
公开(公告)日:2017-03-22
申请号:CN201710001726.0
申请日:2017-01-03
申请人: 京东方科技集团股份有限公司 , 合肥鑫晟光电科技有限公司
IPC分类号: G09G3/36
摘要: 本发明公开了一种像素电路及其驱动方法、显示装置,属于显示技术领域。该像素电路包括:开关模块和上拉模块;该开关模块用于在该上拉节点的控制下,向该输出节点输出来自该数据信号端的数据信号;该上拉模块用于在该栅极驱动端和该输出节点的控制下,拉高该上拉节点的电位;其中,该输出节点与像素单元中的像素电极连接。本发明通过上拉模块进一步拉高上拉节点的电位,使得开关模块向输出节点输出的电流增大,从而加快了对像素电极的充电速度,保证像素电极的电压能够在短时间内充至饱和,避免显示装置因像素电极充电不足而出现亮暗不均的现象。
-
-
-
-
-
-
-
-
-