-
公开(公告)号:CN113544783B
公开(公告)日:2024-07-12
申请号:CN202080000129.6
申请日:2020-02-19
申请人: 京东方科技集团股份有限公司 , 合肥鑫晟光电科技有限公司
摘要: 一种移位寄存器,包括上拉节点、第一下拉节点、输入子电路、第一降噪子电路和第一下拉子电路。第一降噪子电路与上拉节点、第一下拉节点和第一电压信号端耦接,被配置为在第一下拉节点的电压的控制下,将在第一电压信号端处接收的第一电压信号传输至上拉节点。输入子电路与上拉节点和信号输入端耦接,被配置为响应于在信号输入端处接收的输入信号,将输入信号传输至上拉节点。第一下拉子电路与信号输入端、第一下拉节点和第一电压信号端耦接,被配置为响应于在信号输入端处接收的输入信号,将在第一电压信号端处接收的第一电压信号传输至第一下拉节点,以使第一降噪子电路在第一下拉节点的电压的控制下关闭,停止将第一电压信号传输至上拉节点。
-
公开(公告)号:CN114994988B
公开(公告)日:2023-08-08
申请号:CN202210598554.0
申请日:2022-05-30
申请人: 合肥鑫晟光电科技有限公司 , 京东方科技集团股份有限公司
IPC分类号: G02F1/1339 , G02F1/1335
摘要: 本发明提供一种显示基板和显示装置,涉及显示技术领域,为解决显示产品中,有机膜层容易为水汽和氧气传输提供路径,以及有机膜层与其他膜层之间的连接紧密度不够,导致显示产品的信赖性评价和测试风险性相对较高的问题。所述显示基板包括:显示区域和位于所述显示区域周边的边框区域,所述边框区域包括封框胶设置区,所述封框胶设置区包括拐角区;所述显示基板还包括:有机膜层,所述有机膜层包括环形槽和至少一个弧形槽,所述环形槽包围所述显示区域,所述环形槽位于所述封框胶设置区;所述弧形槽位于所述拐角区。本发明提供的显示基板用于显示。
-
公开(公告)号:CN116416887A
公开(公告)日:2023-07-11
申请号:CN202111674384.1
申请日:2021-12-31
申请人: 合肥鑫晟光电科技有限公司 , 京东方科技集团股份有限公司
摘要: 本公开提供了一种移位寄存器单元、栅极驱动电路及显示装置,涉及显示技术领域。本公开中,可以根据移位寄存器单元中的氧化物薄膜晶体管所需的沟道总宽度和沟道长度,将氧化物薄膜晶体管的氧化物半导体层分区,划分出的各个独立的半导体分支的宽度之和等于所需的沟道总宽度。如此,一个氧化物薄膜晶体管可以通过一个或多个半导体分支实现所需的沟道总宽度,保证氧化物薄膜晶体管的正常工作,从而可以通过对不同的氧化物薄膜晶体管进行不同的氧化物半导体层设计,实现缩小显示装置边框的目的。同时,较小尺寸的半导体分支,以及半导体分支之间的空隙还可以用于散热,从而避免了氧化物半导体的热量积累而导致的氧化物薄膜晶体管失效。
-
公开(公告)号:CN114994988A
公开(公告)日:2022-09-02
申请号:CN202210598554.0
申请日:2022-05-30
申请人: 合肥鑫晟光电科技有限公司 , 京东方科技集团股份有限公司
IPC分类号: G02F1/1339 , G02F1/1335
摘要: 本发明提供一种显示基板和显示装置,涉及显示技术领域,为解决显示产品中,有机膜层容易为水汽和氧气传输提供路径,以及有机膜层与其他膜层之间的连接紧密度不够,导致显示产品的信赖性评价和测试风险性相对较高的问题。所述显示基板包括:显示区域和位于所述显示区域周边的边框区域,所述边框区域包括封框胶设置区,所述封框胶设置区包括拐角区;所述显示基板还包括:有机膜层,所述有机膜层包括环形槽和至少一个弧形槽,所述环形槽包围所述显示区域,所述环形槽位于所述封框胶设置区;所述弧形槽位于所述拐角区。本发明提供的显示基板用于显示。
-
公开(公告)号:CN110727149B
公开(公告)日:2022-08-23
申请号:CN201911142721.5
申请日:2019-11-20
申请人: 京东方科技集团股份有限公司 , 合肥鑫晟光电科技有限公司
IPC分类号: G02F1/1343 , G02F1/1362 , G02F1/1333 , G09G3/36
摘要: 本发明提供一种显示基板、制备方法及显示装置,显示基板包括衬底基板,衬底基板一侧的纵横交错的栅线和数据线交叉限定了多个像素单元,还包括:栅电极,通过其所在像素单元行的栅线接收对应的GOA单元的栅极驱动信号;上拉电极,与其所在像素单元行对应的GOA单元的上拉节点电连接;上拉电极和栅电极之间至少通过绝缘层隔开,栅电极与栅线中的至少一者在衬底基板上的正投影和上拉电极在衬底基板上的正投影具有重叠部分。制备方法适用于制备上述显示基板。本发明在像素区内制作上拉电极,与像素区内的栅电极/栅线形成GOA电路的存储电容的部分或全部,有效减小GOA电路位于非显示区的占用空间,有利于实现窄边框的显示基板。
-
公开(公告)号:CN108735142B
公开(公告)日:2021-05-18
申请号:CN201810930388.3
申请日:2018-08-15
申请人: 京东方科技集团股份有限公司 , 合肥鑫晟光电科技有限公司
IPC分类号: G09G3/20
摘要: 本发明公开了一种移位寄存器及其驱动方法、栅极驱动电路,包括:第一输入电路、第二输入电路、第一信号提供电路、第二信号提供电路和输出控制电路;其中第一信号提供电路用于在进行正向扫描时将第二时钟信号输入端所提供的第二时钟信号输入至第一输入电路,以及在进行反向扫描时将第一时钟信号输入端所提供的第一时钟信号输入至第一输入电路;第二信号提供电路用于在进行正向扫描时将第一时钟信号输入端所提供的第一时钟信号输入至第二输入电路,以及在进行反向扫描时将第二时钟信号输入端所提供的第二时钟信号输入至第二输入电路;本发明的技术方案可有效避免第一输入电路和第二输入电路中的晶体管的阈值电压发生偏移。
-
公开(公告)号:CN109164655B
公开(公告)日:2021-03-23
申请号:CN201811141052.5
申请日:2018-09-28
申请人: 合肥鑫晟光电科技有限公司 , 京东方科技集团股份有限公司
IPC分类号: G02F1/1362 , G02F1/1343 , G02F1/133 , H01L27/12
摘要: 一种阵列基板及其制备方法、显示装置及其驱动方法以及显示基板的制备方法。该阵列基板包括显示子像素。显示子像素包括像素电极、第一公共电极和第二公共电极;第一公共电极和第二公共电极彼此电绝缘且在阵列基板上并列设置;像素电极配置为在操作中与第一公共电极和第二公共电极分别作用以分别进行显示操作。
-
公开(公告)号:CN110571343A
公开(公告)日:2019-12-13
申请号:CN201910864795.3
申请日:2019-09-09
申请人: 合肥鑫晟光电科技有限公司 , 京东方科技集团股份有限公司
摘要: 本发明提供一种发光二极管器件及其制备方法、显示基板,属于显示技术领域,其可至少部分解决现有的发光二极管器件由于电子迁移率相对空穴迁移率高而造成的亮度以及效率低的问题。本发明的一种发光二极管器件,包括:发光层;分别位于发光层两侧的第一电极和第二电极;位于发光层与第二电极之间的电子传输层,电子传输层两侧分别与发光层和第二电极连接,电子传输层中包括纳米颗粒材料;其中,在任意两个子电子传输层中,电子传输层具有至少两个子电子传输层,靠近发光层的子电子传输层的纳米颗粒材料的粒径比远离发光层的子电子传输层的纳米颗粒材料的粒径小。
-
公开(公告)号:CN109785757A
公开(公告)日:2019-05-21
申请号:CN201910211824.6
申请日:2019-03-20
申请人: 合肥鑫晟光电科技有限公司 , 京东方科技集团股份有限公司
IPC分类号: G09F9/30
摘要: 本发明提供一种显示基板、显示面板和显示装置。其中显示基板包括至少一个显示区域,每一显示区域包括多个显示子区域,每一显示子区域包括多个像素,像素包括第一像素和第二像素中的至少一种,第一像素和第二像素为开口大小不同的像素;在每一显示区域内,至少部分显示子区域包括至少一个第一像素,至少部分显示子区域包括至少一个第二像素,且存在至少两个显示子区域内的像素排布不相同。本发明实施例中的显示基板的各显示子区域中,可能包括第一像素和第二像素中这两种开口大小不同的像素,但是,由于各显示子区域中的像素排布不同,所以能够避免像素的排布周期性变化,降低了产生摩尔纹的可能性,有助于提高显示效果。
-
公开(公告)号:CN108255012A
公开(公告)日:2018-07-06
申请号:CN201810254408.X
申请日:2018-03-26
申请人: 京东方科技集团股份有限公司 , 合肥鑫晟光电科技有限公司
IPC分类号: G03F1/00 , G02F1/1339
摘要: 本发明实施例提供了一种光学掩膜板及基于光学掩膜板的光学掩膜基板的制备方法。所述光学掩膜板包括:具有指定图案的透光区、以及遮光区;所述指定图案包括能够拼接出至少两种待曝光图案的单元图案;可用于制备多种不同的光学掩膜基板,增加通用性。本发明实施例还提供了一种还提供了一种基于光学掩膜板的光学掩膜基板的制备方法,包括:确定出能够拼接出待曝光图案的单元图案,基于该单元图案周期性地对待曝光膜板进行曝光,直到在所述待曝光基板上形成所述待曝光图案,得到所述光学掩膜基板;通过控制曝光次数,来制备多种待曝光图案的光学掩膜基板,可大大降低生产成本,减少生产资源的浪费。
-
-
-
-
-
-
-
-
-