显示面板及其制备方法、显示装置

    公开(公告)号:CN118382320A

    公开(公告)日:2024-07-23

    申请号:CN202410405243.7

    申请日:2024-04-03

    摘要: 本申请涉及显示装置技术领域,具体涉及一种显示面板及其制备方法、显示装置。本申请的显示面板具有显示区和边框区,显示区包括:包括层叠设置的VSS走线、绝缘层和阳极的显示背板;设置在阳极远离VSS走线的一侧,包括依次层叠设置在显示背板上的发光层和阴极的蒸镀功能层;其中,VSS走线包括阴极搭接区,绝缘层具有用于暴露阴极搭接区的过孔;阴极搭接区在其厚度方向上具有层叠设置的第一段和第二段,第二段在VSS走线的宽度方向上的两侧均超出第一段,第一段具有与其厚度方向平行的搭接侧面,阴极与搭接侧面相连接。该显示面板实现显示区内VSS和阴极搭接,可以有效降低VSS压降,提高显示区亮度均一性和画质。

    时序控制电路和显示模组
    2.
    发明公开

    公开(公告)号:CN118053371A

    公开(公告)日:2024-05-17

    申请号:CN202410239076.3

    申请日:2024-03-01

    IPC分类号: G09G3/20

    摘要: 本申请公开了一种时序控制电路和显示模组。电路包括多个级联的行扫描控制单元,以及其中的第一控制单元的信号选择单元,信号选择单元的输入端与第二控制单元的输出端、信号源连接,信号选择单元的输出端与第一控制单元的输入端连接;信号选择单元,用于向第一控制单元输入第二控制单元的输出信号或来自信号源的帧起始信号;其中,第二控制单元是第一控制单元的上一个行扫描控制单元。该电路针对级联的行扫描控制单元,通过设置信号选择单元,使得其中一个行扫描控制单元可以输出上一行扫描控制单元的输出信号,保证整个级联的行扫描控制单元的信号输出的连续性,也可以输出帧起始信号保证第一控制单元下级级联的多个行扫描控制单元的独立运行。

    显示面板及其制作方法、显示装置

    公开(公告)号:CN118633055A

    公开(公告)日:2024-09-10

    申请号:CN202280004753.2

    申请日:2022-11-30

    摘要: 显示面板包括显示区(110)和非显示区(120),非显示区(120)包括第一非显示区;信号线层(200)设于衬底基板(100)的一侧;触控层(300)设于信号线层(200)远离衬底基板(100)的一侧,包括多条触控走线(310),其中,在第一非显示区内的至少部分触控走线(310)中,属于同一条触控走线(310)的第一触控走线(311)和第二触控走线(312)分别具有第一中心线(O1)和第二中心线(O2),在垂直于触控走线(310)延伸的方向上,第一中线(O1)和第二中心线(O2)错开设置。该显示面板可减少非显示区(120)中信号线(210)对光的反射,避免该区域在强光下反光发亮,影响显示质量。

    显示基板和显示装置
    5.
    发明公开

    公开(公告)号:CN118542094A

    公开(公告)日:2024-08-23

    申请号:CN202280005188.1

    申请日:2022-12-21

    IPC分类号: H10K59/121 H10K59/131

    摘要: 一种显示基板和显示装置,其中,显示基板包括:基底以及设置在基底上的驱动电路层,基底包括:显示区域(100)和非显示区域(200),驱动电路层包括:位于显示区域(100)的像素驱动电路(PE)以及位于非显示区域(200)的栅极驱动电路和至少一条初始供电线,初始供电线至少部分沿第一方向(D1)延伸;栅极驱动电路被配置为向像素驱动电路(PE)提供驱动信号,初始供电线被配置为向像素驱动电路(PE)提供初始信号;至少一条初始供电线在基底上的正投影与栅极驱动电路在基底上的正投影至少部分交叠。

    显示基板和显示装置
    8.
    实用新型

    公开(公告)号:CN221488231U

    公开(公告)日:2024-08-06

    申请号:CN202323047327.8

    申请日:2023-11-10

    IPC分类号: H10K59/131

    摘要: 一种显示基板和显示装置,其中,显示基板具有显示区和非显示区,包括:基底以及设置在基底上,且位于非显示区的驱动电路组和虚拟驱动电路组,驱动电路组包括:至少一个移位寄存器,所述虚拟驱动电路组包括:至少一个虚拟移位寄存器,所述虚拟移位寄存器包括:多个虚拟有源图案和多个虚拟控制极,所述移位寄存器包括:多个晶体管,晶体管包括:有源图案和控制极,至少一个虚拟有源图案的至少部分的形状与至少一个晶体管的有源图案的至少部分的形状相同,至少一个虚拟控制极的至少部分的形状与至少一个晶体管的控制极的至少部分的形状相同,至少一个虚拟有源图案在基底上的正投影与至少一个虚拟控制极在基底上的正投影不存在交叠区域。