显示基板及显示装置
    1.
    发明公开

    公开(公告)号:CN118613101A

    公开(公告)日:2024-09-06

    申请号:CN202410692195.4

    申请日:2024-05-30

    IPC分类号: H10K59/131 H01L27/12

    摘要: 一种显示基板及显示装置。所述显示基板包括基底、驱动电路层以及发光结构层;驱动电路层包括第一电路单元、第二电路单元、信号线、辅助电源线以及第一电源线,至少部分辅助电源线与第一电源线一一成组设置且电连接;信号线沿第一方向延伸,第一电源线沿第二方向延伸,第一方向与第二方向交叉,且信号线位于辅助电源线沿第二方向的一侧;第一电路单元包括第一像素驱动电路,第二电路单元包括第二像素驱动电路,第一像素驱动电路与第二像素驱动电路与同一条辅助电源线电连接,至少一条辅助电源线在基底正投影与至少一条信号线在基底正投影不交叠,可以避免信号线与辅助电源线发生短路问题。

    一种阵列基板、显示面板及显示装置

    公开(公告)号:CN110034132A

    公开(公告)日:2019-07-19

    申请号:CN201910503899.1

    申请日:2019-06-12

    摘要: 本发明实施例提供一种阵列基板、显示面板及显示装置,涉及显示技术领域,可以改善显示面板显示亮度不均匀的问题。阵列基板中第一晶体管包括第一有源层、第一绝缘层、第一栅极、第一源极和第一漏极;第一绝缘层设置在第一有源层与第一源极、第一漏极之间;第一源极穿过第一绝缘层上的第一过孔与第一有源层电连接;第一漏极穿过第一绝缘层上的第二过孔与第一有源层电连接;第一栅极与栅线电连接;第一源极与数据线电连接;阵列基板划分为沿第一方向依次排列的多个区域,每个区域包括至少一排沿第二方向依次排列的多个亚像素,第一方向和第二方向相交;每个区域中多个亚像素中的第一过孔的尺寸相同;不同区域中亚像素中的第一过孔的尺寸不相同。

    像素电路、显示面板和显示装置
    5.
    发明公开

    公开(公告)号:CN113725274A

    公开(公告)日:2021-11-30

    申请号:CN202111032795.0

    申请日:2021-09-03

    IPC分类号: H01L27/32 G09G3/3225

    摘要: 本公开实施例提供了一种像素电路、显示面板和显示装置,涉及显示技术领域,用于在兼顾改善显示面板显示画面的残像问题的前提下,改善显示面板显示画面的亮点问题。像素电路包括发光器件、驱动晶体管、第一晶体管和第二晶体管。驱动晶体管的第二极与发光器件耦接,驱动晶体管被配置为响应于控制极的电压控制流经第一极和第二极的电流大小。第一晶体管的第一极与驱动晶体管的控制极耦接,第二极被配置为写入第一初始化信号。第二晶体管的第一极与发光器件耦接,第二极被配置为写入第二初始化信号。其中,第一晶体管包括串联的至少两个子晶体管,至少一个子晶体管的沟道的宽长比小于第二晶体管的沟道的宽长比。

    显示面板及其制作方法、显示装置

    公开(公告)号:CN115101689A

    公开(公告)日:2022-09-23

    申请号:CN202210681459.7

    申请日:2022-06-15

    IPC分类号: H01L51/52 H01L27/32 H01L51/56

    摘要: 本公开提供了一种显示面板及其制作方法、显示装置,涉及显示技术领域。该显示面板包括:驱动背板,包括无机绝缘层和位于无机绝缘层一侧的裂缝阻挡坝;发光层,位于裂缝阻挡坝背离无机绝缘层的一侧;封装层,位于发光层背离无机绝缘层的一侧,且包括位于非显示区的无机封装层;触控层,位于封装层背离无机绝缘层的一侧;覆盖部,位于无机绝缘层和无机封装层之间,且至少覆盖裂缝阻挡坝的侧面,无机封装层在裂缝阻挡坝的外侧和内侧连续。本公开实施方式中,通过覆盖部填充裂缝阻挡坝侧面的底切结构,保证无机封装层在裂缝阻挡坝的外侧和内侧之间连续,也即是避免产生裂缝的情况,进而在水洗时避免了水汽的浸入,提高了显示面板的良率。

    一种阵列基板、显示面板及显示装置

    公开(公告)号:CN110034132B

    公开(公告)日:2019-10-29

    申请号:CN201910503899.1

    申请日:2019-06-12

    摘要: 本发明实施例提供一种阵列基板、显示面板及显示装置,涉及显示技术领域,可以改善显示面板显示亮度不均匀的问题。阵列基板中第一晶体管包括第一有源层、第一绝缘层、第一栅极、第一源极和第一漏极;第一绝缘层设置在第一有源层与第一源极、第一漏极之间;第一源极穿过第一绝缘层上的第一过孔与第一有源层电连接;第一漏极穿过第一绝缘层上的第二过孔与第一有源层电连接;第一栅极与栅线电连接;第一源极与数据线电连接;阵列基板划分为沿第一方向依次排列的多个区域,每个区域包括至少一排沿第二方向依次排列的多个亚像素,第一方向和第二方向相交;每个区域中多个亚像素中的第一过孔的尺寸相同;不同区域中亚像素中的第一过孔的尺寸不相同。