缓冲电路
    1.
    发明授权

    公开(公告)号:CN108696275B

    公开(公告)日:2021-11-12

    申请号:CN201710223228.0

    申请日:2017-04-07

    IPC分类号: H03K19/0185

    摘要: 本发明提供缓冲电路。缓冲电路操作于一工作电压,且由其输入端接收此工作电压,其中此工作电压被控制于一电压区间。缓冲电路至少包括高压恒流缓冲电路。于高压恒流缓冲电路中,第一NMOS晶体管的源极接地,且第一PMOS晶体管与第一NMOS晶体管的两漏极相接。第二PMOS晶体管的源极接于缓冲电路的输入端,且第二PMOS晶体管的漏极接于第一PMOS晶体管的源极。串接式电流镜的输入端接于缓冲电路的输入端,且串接式电流镜的输出端接于第一PMOS晶体管的栅极与第二PMOS晶体管的栅极。第一PMOS晶体管为高电压PMOS晶体管,第一NMOS晶体管为低电压NMOS晶体管,且第二PMOS晶体管为低电压PMOS晶体管。本发明提供的缓冲电路可提高电路可靠性。

    低压降分流稳压器
    2.
    发明授权

    公开(公告)号:CN110531826B

    公开(公告)日:2020-09-25

    申请号:CN201810516123.9

    申请日:2018-05-25

    IPC分类号: G05F3/26

    摘要: 本发明提供了一种低压降分流稳压器,其包括一第一电流镜模块、一第二电流镜模块以及一输出模块。第一电流镜模块的第一端电性连接输入电压,第一电流镜模块具有一高输出阻抗;第二电流镜模块的第一端电性连接第一电流镜模块的第二端,第二电流镜模块的第二端电性连接一参考电压;输出模块的输出端电性连接第一电流镜模块的第三端,所述输出模块的输出端以及第一端分别电性连接第二电流镜模块,输出模块的所述第二端电性连接参考电压。本发明中的低压降分流稳压器是利用结合低压制程以及高压制程开关组件,构成具有高输出阻抗的电流镜电路,以降低大幅度的输入电压范围所造成的电流变化,更可以减少低压降分流稳压器内部消耗能量。

    转阻放大器
    3.
    发明授权

    公开(公告)号:CN107359865B

    公开(公告)日:2020-08-14

    申请号:CN201610302649.8

    申请日:2016-05-09

    IPC分类号: H03F3/45 H03F3/08

    摘要: 本公开提供一种转阻放大器,包括第一级转导放大器、第二级转导放大器、第三级放大器与反馈电路。第一级转导放大器电性连接于输入电流源,以接收第一输入信号,再输出第一输出信号。第二级转导放大器电性连接于第一级转导放大器,以接收第一输出信号,再输出第二输出信号。第三级放大器电性连接于第二级转导放大器,以接收第二输出信号,再由输出第三输出信号。反馈电路的一端电性连接于第一级转导放大器,反馈电路的另一端电性连接于第三级放大器,以稳定第三输出信号。其中,第三级放大器由第一输出级与第二输出级所组成。本公开可以缩短转阻放大器的传输延迟的时间。