-
公开(公告)号:CN1627280A
公开(公告)日:2005-06-15
申请号:CN200410100685.3
申请日:2004-12-08
申请人: 冲电气工业株式会社
发明人: 品川德明
IPC分类号: G06F13/38
CPC分类号: G06F5/06 , G06F5/12 , G06F2205/123 , G06F2205/126
摘要: 本发明旨在防止因两个装置间的存取冲突而引发的数据传输误动作。其解决的方法是:在冲突检测单元10内,当第二装置正在从FIFO存储器1读出数据时,若检测出用于从第一装置读出计数器2的计数值的状态读出信号SR1,则不论计数器2的计数值的大小,都对第一装置输出表示FIFO存储器1全满的值。此外,在冲突检测单元20内,当第一装置向FIFO存储器1写入数据时,若检测出用于从第二装置读出计数器2的计数值的状态读出信号SR2,则不论计数器2的计数值的大小,都对第二装置输出表示FIFO存储器1全空的值。
-
公开(公告)号:CN1085410C
公开(公告)日:2002-05-22
申请号:CN97109977.4
申请日:1997-02-22
申请人: 冲电气工业株式会社
发明人: 品川德明
IPC分类号: H01L27/105 , H01L21/8239 , H01L21/768
CPC分类号: H01L23/5225 , H01L27/118 , H01L2924/0002 , H01L2924/00
摘要: 在门阵列和存储器组合在一个单独的半导体基底的集成电路内,在多个金属化层内布线互连线。在具有存储器和门阵列互连线的每层内,存储器互连线在存储器区域上方布线,而门阵列互连在门阵列区域上方以不同的方向布线。在只具有门阵列互连线的层中,一些线越过存储器区域,直接在电源供线上面或屏蔽线的布线正好提供在层的下面。
-
公开(公告)号:CN100395741C
公开(公告)日:2008-06-18
申请号:CN200410100685.3
申请日:2004-12-08
申请人: 冲电气工业株式会社
发明人: 品川德明
IPC分类号: G06F13/38
CPC分类号: G06F5/06 , G06F5/12 , G06F2205/123 , G06F2205/126
摘要: 本发明旨在防止因两个装置间的存取冲突而引发的数据传输误动作。其解决的方法是:在冲突检测单元10内,当第二装置正在从FIFO存储器1读出数据时,若检测出用于从第一装置读出计数器2的计数值的状态读出信号SR1,则不论计数器2的计数值的大小,都对第一装置输出表示FIFO存储器1全满的值。此外,在冲突检测单元20内,当第一装置向FIFO存储器1写入数据时,若检测出用于从第二装置读出计数器2的计数值的状态读出信号SR2,则不论计数器2的计数值的大小,都对第二装置输出表示FIFO存储器1全空的值。
-
公开(公告)号:CN1169035A
公开(公告)日:1997-12-31
申请号:CN97109977.4
申请日:1997-02-22
申请人: 冲电气工业株式会社
发明人: 品川德明
IPC分类号: H01L27/105 , H01L21/8239 , H01L21/768
CPC分类号: H01L23/5225 , H01L27/118 , H01L2924/0002 , H01L2924/00
摘要: 在门阵列和存储器组合在一个单独的半导体基底的集成电路内,在多个金属化层内布线互连线。在具有存储器和门阵列互连线的每层内,存储器互连线在存储器区域上方布线,而门阵列互连在门阵列区域上方以不同的方向布线。在只具有门阵列互连线的层中,一些线越过存储器区域,直接在电源供线上面或屏蔽线的布线正好提供在层的下面。
-
-
-