一种自适应偏置宽频压控振荡器电路

    公开(公告)号:CN109245724B

    公开(公告)日:2022-09-27

    申请号:CN201810815880.6

    申请日:2018-07-24

    IPC分类号: H03B5/12 H03L7/099 H03B5/04

    摘要: 本发明涉及一种自适应偏置宽频压控振荡器电路,包括压控振荡器电路和自适应偏置电路。压控振荡器电路根据外部输入信号VCP调整负载电阻的大小,改变三个延迟单元的延时,产生与VCP相对应频率的振荡信号CLK和CLKN;自适应偏置电路通过对CLK和CLKN信号的交叉点检测,自适应调节输出VFB,VFB控制压控振荡器电路尾电流源大小。本发明通过压控振荡器电路输出信号的频率和摆幅反馈调节压控振荡器电路中尾电流源的偏置电压,稳定了输出信号的占空比,改善了振荡器的相位噪声性能,与固定偏置电压相比扩展了振荡频率范围,满足高速时钟处理电路等多种应用需求,实现了自适应偏置的高性能压控振荡器电路。

    一种高精度数模转换器的工厂校准系统及校准方法

    公开(公告)号:CN107835019B

    公开(公告)日:2021-06-08

    申请号:CN201710773503.6

    申请日:2017-08-31

    IPC分类号: H03M1/10

    摘要: 一种高精度数模转换器的工厂校准系统及校准方法,校准系统包括电源、待校准DAC评估板、上位机软件、万用表、USB转GPIB控制器、USB转并口控制器、并口转SPI控制器;待校准DAC评估板包括基准源电路、晶振、继电器、FPGA电路。该校准方法首先将待校准DAC芯片置于待校准DAC评估板上,继电器在FPGA控制下,使万用表的测量对象在基准源电路和待校准DAC芯片之间切换,上位机通过并口转SPI控制器控制待校准DAC进入校准模式,并根据校准模式下DAC的输出值与MSB理想值的差值计算出校准码反馈到DAC的校准寄存器,实现校准,并计算待校准DAC芯片的静态参数INL、DNL,直到校准满足要求。本发明填补了高精度数模转换器校准的空白,能够有效提高数模转换器的线性度。

    一种可编程信号幅度检测电路

    公开(公告)号:CN109613323B

    公开(公告)日:2021-04-13

    申请号:CN201811279437.8

    申请日:2018-10-30

    IPC分类号: G01R19/00

    摘要: 本发明一种可编程信号幅度检测电路,包括幅度检测电路和比较器电路,幅度检测电路用于检测外部输入的差分信号CKP与CKN的幅度大小,以预设的阈值参考电压VT为基准,输出反映外部输入的差分信号CKP与CKN的幅度大小的幅度检测电压VA至比较器电路,对于一定的阈值参考电压VT,幅度检测电压VA与外部输入的差分信号幅度成反比,而对于一定的外部输入的差分信号幅度,幅度检测电压VA与阈值参考电压VT成正比;比较器电路,用于比较幅度检测电压VA和参考比较电压VR的大小,并生成幅度指示信号QC,用于指示电压幅度是否足够强。本发明可以用于高速信号接收、自动增益控制等电路中实现高速信号幅度灵活控制。

    一种控制激光器驱动电路上电阶段输出电流稳定性的方法

    公开(公告)号:CN103390856B

    公开(公告)日:2015-12-09

    申请号:CN201310300265.9

    申请日:2013-07-15

    IPC分类号: H01S5/042

    摘要: 本发明设计一种控制激光器驱动电路上电阶段输出电流稳定性的方法,通过激光器驱动电路的上电模块实现,上电模块包括可修调时钟电路、上电控制电路和上电驱动电路,本发明利用数字修调技术提高不同芯片时钟电路周期一致性;利用上电控制电路控制上电驱动电路上电时间;利用上电驱动电路驱动后端电路、建立反馈环路并形成控制稳态。本发明有效提高不同批次激光器驱动电路上电时间的一致性,解决多驱动芯片并联应用时上电时间不同引起输出电流振荡的问题,同时引入控制电路控制驱动电路的驱动方式,在电路稳定后将驱动电路设置为低功耗状态,降低了整个芯片稳定工作期间的功耗。

    一种时分复用高速LVDS端口电路

    公开(公告)号:CN104467803A

    公开(公告)日:2015-03-25

    申请号:CN201410681914.9

    申请日:2014-11-24

    IPC分类号: H03K19/0175

    摘要: 一种时分复用高速LVDS端口电路,通过数字控制信号控制一级接收电路后连接的第二级接收电路,使一级接收电路接收的数据根据要求分别发送到不同的第二级接收电路,提高一级接收电路利用率,从而提高整个电路的接收电路利用率,减少芯片管脚数;采用多级放大器级联的方式实现一级接收电路,提高一级接收电路带宽;采用带复位的比较器结构实现第二级接收电路,便于数字信号进行控制,从而在不同的时序控制多个第二级接收电路的状态,实现多个输入信号的分离。

    一种可编程调节共模电平的高速时钟接收电路

    公开(公告)号:CN106953622B

    公开(公告)日:2020-07-03

    申请号:CN201710115373.7

    申请日:2017-03-01

    IPC分类号: H03K5/131 H03K5/135

    摘要: 本发明涉及一种可编程调节共模电平的高速时钟接收电路,包括偏置电路、逻辑控制电路、二进制电流源及开关阵列、二进制电流沉及开关阵列和接收控制电路。偏置电路在上电后为电流源和电流沉阵列提供电压偏置,控制初始电流与初始电平;逻辑控制电路将输入的控制码字译码成电流源和电流沉开关阵列的开关控制信号;二进制电流源及开关阵列和二进制电流沉及开关阵列分别连接到时钟输入端用来补充和抽取电流实现时钟信号共模电平的调整;接收控制电路用来控制共模电平传递和差分时钟输入。本发明能够通过输入码字实现高速差分时钟共模电平在0.8~1V之间灵活调整,可以消除共模电平对于高速差分时钟信号输入的影响,实现高性能时钟接收电路。

    一种数字可调的带隙基准电路

    公开(公告)号:CN107544600B

    公开(公告)日:2019-02-01

    申请号:CN201710790805.4

    申请日:2017-09-05

    IPC分类号: G05F1/56

    摘要: 本发明公开了一种数字可调的带隙基准电路,包括:正温度系数电流生成电路、数字可调负温度系数电流生成电路和数字可调电阻串电路。正温度系数电流生成电路产生正温度系数电流Ip,同时产生偏置电压U1;数字可调负温度系数电流生成电路根据偏置电压U1生成数字可调的负温度系数电流In,In大小由输入第一控制信号控制;正温度系数电流Ip和负温度系数电流In经过加和后得到电流I,输入给数字可调电阻串电路,输入第二控制信号控制串联连入的电阻值,进而控制最终的输出电压Vref。本发明显著提高了带隙基准电路输出电压的精确度,大大简化了带隙基准电路的设计复杂度,降低了带隙基准电路的面积和功耗。