-
公开(公告)号:CN105760243B
公开(公告)日:2018-11-06
申请号:CN201610070778.9
申请日:2016-02-02
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC分类号: G06F11/07
摘要: 本发明涉及一种基于码流预处理的智能刷新控制方法,通过刷新控制系统实现,所述刷新控制系统包括码流存储器、刷新模块和FPGA,刷新模块将码流存储器中的码流读出,对所述码流的数据帧进行实时筛选,剔除其中的无效码流数据帧,将剩余的有效码流数据帧实时写入码流存储器的剩余空间,在需要刷新时,刷新模块读取码流存储器中的所述有效码流数据帧,对FPGA进行刷新,本发明通过将无效数据在对FPGA进行刷新前全部剔除,仅进行有效数据的刷新,显著压缩了刷新时传输的数据量,从而能够在不提升刷新主频时钟的前提下有效缩短实际刷新周期,提高实际刷新频率,从而提高待刷SRAM型FPGA器件的抗单粒子翻转能力。
-
公开(公告)号:CN105760243A
公开(公告)日:2016-07-13
申请号:CN201610070778.9
申请日:2016-02-02
申请人: 北京时代民芯科技有限公司 , 北京微电子技术研究所
IPC分类号: G06F11/07
CPC分类号: G06F11/0703
摘要: 本发明涉及一种基于码流预处理的智能刷新控制方法,通过刷新控制系统实现,所述刷新控制系统包括码流存储器、刷新模块和FPGA,刷新模块将码流存储器中的码流读出,对所述码流的数据帧进行实时筛选,剔除其中的无效码流数据帧,将剩余的有效码流数据帧实时写入码流存储器的剩余空间,在需要刷新时,刷新模块读取码流存储器中的所述有效码流数据帧,对FPGA进行刷新,本发明通过将无效数据在对FPGA进行刷新前全部剔除,仅进行有效数据的刷新,显著压缩了刷新时传输的数据量,从而能够在不提升刷新主频时钟的前提下有效缩短实际刷新周期,提高实际刷新频率,从而提高待刷SRAM型FPGA器件的抗单粒子翻转能力。
-