-
公开(公告)号:CN113507655A
公开(公告)日:2021-10-15
申请号:CN202111055863.5
申请日:2021-09-09
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网河北省电力有限公司 , 国家电网有限公司
Abstract: 本发明提供一种用电信息采集传输的方法及系统,属于通信技术领域。该方法基于采集终端节点以及多个电能表节点形成的N层树形拓扑结构,该方法包括:第一集合中所有子节点根据所述采集终端节点发送的用电信息采集命令帧进行采集,并将所采集的用电信息发送至第一集合根节点,所述第一集合为所述多个集合中的任一集合;第一集合的根节点将所接收到的所述第一集合中所有子节点采集的用电信息组装成数据帧发送给采集终端节点。本发明可以减少信息采集过程中命令发送和数据应答的次数,提高信息采集传输效率。
-
公开(公告)号:CN113507299B
公开(公告)日:2022-01-18
申请号:CN202111054929.9
申请日:2021-09-09
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网河北省电力有限公司 , 国家电网有限公司
Abstract: 本发明实施例提供一种断路器装置及配电台区通信系统,属于通信技术领域。所述断路器装置连接至少一个用电设备,该装置包括:用电设备控制模块、低通噪声抑制模块以及带通载波信号传输模块,其中,所述用电设备控制模块用于控制所述用电设备的切断或连接;所述低通噪声抑制模块与所述用电设备控制模块连接,用于抑制所述用电设备运行和变化产生的噪声;所述带通载波信号传输模块与所述用电设备控制模块以及所述低通噪声抑制模块并联,用于提供载波通信通道以进行所述至少一个用电设备正常运行和停电时的载波通信上报。该断路器装置及配电台区通信系统能够提高载波通信的实时性、稳定性和可靠性。
-
公开(公告)号:CN113507655B
公开(公告)日:2022-01-28
申请号:CN202111055863.5
申请日:2021-09-09
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网河北省电力有限公司 , 国家电网有限公司
Abstract: 本发明提供一种用电信息采集传输的方法及系统,属于通信技术领域。该方法基于采集终端节点以及多个电能表节点形成的N层树形拓扑结构,该方法包括:第一集合中所有子节点根据所述采集终端节点发送的用电信息采集命令帧进行采集,并将所采集的用电信息发送至第一集合根节点,所述第一集合为所述多个集合中的任一集合;第一集合的根节点将所接收到的所述第一集合中所有子节点采集的用电信息组装成数据帧发送给采集终端节点。本发明可以减少信息采集过程中命令发送和数据应答的次数,提高信息采集传输效率。
-
公开(公告)号:CN113507299A
公开(公告)日:2021-10-15
申请号:CN202111054929.9
申请日:2021-09-09
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网河北省电力有限公司 , 国家电网有限公司
Abstract: 本发明实施例提供一种断路器装置及配电台区通信系统,属于通信技术领域。所述断路器装置连接至少一个用电设备,该装置包括:用电设备控制模块、低通噪声抑制模块以及带通载波信号传输模块,其中,所述用电设备控制模块用于控制所述用电设备的切断或连接;所述低通噪声抑制模块与所述用电设备控制模块连接,用于抑制所述用电设备运行和变化产生的噪声;所述带通载波信号传输模块与所述用电设备控制模块以及所述低通噪声抑制模块并联,用于提供载波通信通道以进行所述至少一个用电设备正常运行和停电时的载波通信上报。该断路器装置及配电台区通信系统能够提高载波通信的实时性、稳定性和可靠性。
-
公开(公告)号:CN110287748B
公开(公告)日:2024-01-23
申请号:CN201910593565.8
申请日:2019-07-03
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司
IPC: G06K7/10
Abstract: 本发明公开了一种超高频RFID防碰撞方法,其包括:读写器向每个电子标签发送特殊约定选择命令和查询命令,其中查询命令中包括参数Q;读写器接收时隙计数器的数值为0的电子标签中的数据并发送确认命令,其中,时隙计数器的数值是电子标签的唯一电子产品编码中流水号的Q位数据,且时隙计数器的数值是电子标签在收到特殊约定选择命令和查询命令后赋值至时隙计数器的;读写器向电子标签发送查询重复命令,接收时隙计数器的数值为0的电子标签返回的数据并向电子标签发送确认命令,其中查询命令执行1次,查询重复命令最多执行2^Q‑1次,帧长度为2^Q。该超高频RFID防碰撞方法通过较为简单的运算,在不影响芯片功耗的情况下实现非常高的防碰撞效率。
-
公开(公告)号:CN112383291B
公开(公告)日:2023-04-28
申请号:CN202011248739.6
申请日:2020-11-10
Applicant: 北京智芯微电子科技有限公司 , 南开大学 , 国网信息通信产业集团有限公司 , 国网浙江省电力有限公司 , 国家电网有限公司
Abstract: 本发明提供一种数字可控延迟链,属于集成电路技术领域。所述数字可控延迟链,包括:参考电压产生模块,用于将电源电压分压为多个参考电压;数字信号选通模块,用于从多个所述参考电压选择控制电压;时钟延迟模块,用于在所述控制电压的控制下对输入时钟进行延时。本发明提供的数字可控延迟链的时钟延迟模块基于MOS器件的背栅效应,在控制电压的控制下可实现对输入时钟的精确延时,同时具有较好的线性度。
-
公开(公告)号:CN110380724B
公开(公告)日:2023-01-24
申请号:CN201910682065.1
申请日:2019-07-26
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司
Abstract: 本发明公开了一种RTC时钟频率温度补偿芯片,用于对晶体振荡器由于温度变化所引起的频率漂移进行补偿,RTC时钟频率温度补偿芯片包括:温度传感器、随机存储器、RTC电路。温度传感器用于检测环境温度,生成温度信号;随机存储器与温度传感器相连,其用于存储修调数据表,该修调数据表中存储了多个温度信号下所对应的频率校正值,随机存储器还用于根据温度传感器的温度信号索引出相应的频率校正值;RTC电路与晶体振荡器以及随机存储器均相连,用于根据随机存储器输出的频率校正值对晶体振荡器的频率进行校正。该RTC时钟频率温度补偿芯片能够降低对晶体振荡器的选型要求,以及降低片上的温度传感器的测温误差精度要求。
-
公开(公告)号:CN112668273B
公开(公告)日:2022-07-05
申请号:CN202011299820.7
申请日:2020-11-18
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国网江西省电力有限公司 , 国家电网有限公司
IPC: G06F30/392 , G06F115/02
Abstract: 本发明涉及芯片设计技术领域,提供一种芯片IO布局的方法及装置、SOC芯片。所述方法包括:根据输入文件确定芯片的尺寸和用于放置所述芯片的IO引脚的预留位置;从所述输入文件获取所述IO引脚的目录,将所述IO引脚的目录导入脚本程序;通过执行所述脚本程序将所述IO引脚的图形按所述目录中的顺序布局到所述预留位置。本发明通过从输入文件获取芯片的IO引脚的目录将其导入脚本程序,通过执行脚本程序将IO引脚的图形按顺序布局到芯片的预留位置,可快速实现芯片IO的版图布局,无需手动对IO排序摆放,节约时间,提高IO版图布局的效率。
-
公开(公告)号:CN110430227B
公开(公告)日:2022-04-12
申请号:CN201910370295.4
申请日:2019-05-06
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司
Abstract: 本发明公开了一种基于contiki操作系统内核的微功率协议栈系统,该基于contiki操作系统内核的微功率协议栈包括:工程测试框架,其用于对微功率无线自组网模块提供能够维护和测试的工程和开发环境;系统适配层,其用于微功率协议栈与执行的嵌入式平台之间的系统级适配;微功率协议栈模块,微功率协议栈模块包括应用(AF)层、网络(NWK)层、介质访问控制(MAC)层、物理(PHY)层和应用框架层;硬件抽象层,其用于微功率协议栈对硬件设备的抽象控制,以使得整个嵌入式平台对具体硬件实现不可见;驱动层,其为嵌入式平台级驱动;以及实时操作系统。本发明的微功率协议栈系统能够实现微功率的协议栈软件高效开发、验证,保证了微功率模块运行的稳定性。
-
公开(公告)号:CN110851110B
公开(公告)日:2022-04-01
申请号:CN201911120525.8
申请日:2019-11-15
Applicant: 北京智芯微电子科技有限公司 , 国网信息通信产业集团有限公司 , 国家电网有限公司
IPC: G06F7/535
Abstract: 本发明公开了一种无除法器的除三电路,电路中的Esum加法器用于对二进制数据中位于偶数位的各个二进制数进行相加从而得到加数Esum。Osum加法器用于对二进制数据中位于奇数位的各个二进制数进行相加从而得到加数Osum。第一多路选择器用于比较加数Esum和加数Osum,若加数Esum大于等于加数Osum,则计算加数Esum和加数Osum的差,并将加数Esum和加数Osum的差进行输出,若加数Esum小于加数Osum,则计算加数Osum和加数Esum的差,并将该差值左移1位,从而得到加数Osum和加数Esum的差的两倍,并将其进行输出。该无除法器的除三电路能够节约硬件资源、降低功耗以及成本。
-
-
-
-
-
-
-
-
-