-
公开(公告)号:CN115603588A
公开(公告)日:2023-01-13
申请号:CN202211327230.X
申请日:2022-10-27
Applicant: 北京智芯微电子科技有限公司(CN) , 国网江苏省电力有限公司泰州供电分公司(CN)
Abstract: 本公开涉及集成电路技术领域,具体涉及一种桥变换电路、电路工作方法及电子装置,所述桥变换电路包括:第一输入侧全桥电路,第二输入侧全桥电路、负载侧全桥电路以及高频变压器,本公开的技术方案,可以在确保电路整体工作效率较高的前提下,减少桥变换电路中开关单元切换导通状态时所产生的共模电流,从而降低共模电流流过印刷电路板时所产生的磁偶极子辐射,确保电路能够正常工作。
-
公开(公告)号:CN115603586A
公开(公告)日:2023-01-13
申请号:CN202211326687.9
申请日:2022-10-27
Applicant: 北京智芯半导体科技有限公司(CN) , 北京智芯微电子科技有限公司(CN)
Abstract: 本公开涉及集成电路技术领域,具体涉及一种双有源桥变换电路、电路工作方法及电子装置,所述双有源桥变换电路包括:输入侧全桥电路,输入侧全桥电路包括第一开关管Q1、第二开关管Q2、第三开关管Q3、第四开关管Q4、第五开关管Q5以及第六开关管Q6;负载侧全桥电路,负载侧全桥电路包括第七开关管Q7、第八开关管Q8、第九开关管Q9、第十开关管Q10;高频变压器,高频变压器的初级绕组连接于输入侧全桥电路的输出端,高频变压器的次级绕组连接于负载侧全桥电路的输入端。本公开的技术方案,可以确保不会在负载侧全桥与输入侧全桥之间形成振荡回路,从而避免产生自激振荡,减少对DAB变换电路的正常工作造成的影响。
-
公开(公告)号:CN115603587A
公开(公告)日:2023-01-13
申请号:CN202211327228.2
申请日:2022-10-27
Applicant: 北京智芯微电子科技有限公司(CN)
Abstract: 本公开涉及集成电路技术领域,具体涉及一种低EMI的变换器电路、电子装置、芯片及电力传输系统,所述低EMI的变换器电路包括:输入侧电路、负载侧电路和高频变压器,所述高频变压器的初级绕组连接于所述输入侧电路的输出端,所述高频变压器的次级绕组连接于所述负载侧电路的输入端;其中,所述输入侧电路包括隔离电源输入电路;所述高频变压器包括平板变压器,所述平板变压器中间包括两层由金属构成的屏蔽板,提高了电路的抗电磁干扰能力。
-
公开(公告)号:CN115603564A
公开(公告)日:2023-01-13
申请号:CN202211327229.7
申请日:2022-10-27
Applicant: 北京智芯微电子科技有限公司(CN) , 国网江苏省电力有限公司常州供电分公司(CN)
Abstract: 本公开实施例提供了一种隔离电路、供电电路、工作方法和电子装置,所述隔离电路包括电压变换模块和第二电源域;以及隔离模块,所述隔离模块耦接于所述电压变换模块和所述第二电源域之间。上述技术方案通过在电压变换模块和第二电源域之间耦接隔离模块,使得电压变换模块在进行电压变换时产生的高频共模电流被隔离模块隔离,即无法传输至第二电源域,进而无法产生辐射泄露,同时也避免干扰第二电源域,提高了集成电路的可靠性。
-
公开(公告)号:CN115603557A
公开(公告)日:2023-01-13
申请号:CN202211327221.0
申请日:2022-10-27
Applicant: 北京智芯微电子科技有限公司(CN)
Abstract: 本公开涉及电路技术领域,具体涉及一种芯片的短路保护电路,包括:电荷泵模块、电压比较模块、可编程时钟产生模块和短路保护控制模块;电荷泵模块用于通过电荷泵模块的第一输出端输出正电荷泵电压信号,且通过电荷泵模块的第二输出端输出负电荷泵电压信号;短路保护控制模块用于响应于第一数字检测信号和第二数字检测信号中至少一项的逻辑值为1的时间大于或等于预设时长,通过短路保护控制模块的输出端输出第一控制信号,第一控制信号用于控制可编程时钟产生模块将时钟信号的信号频率设置为第一目标频率。当芯片的输出端发生短路时,为电荷泵提供较低的工作频率使得电荷泵的输出电流减小,如此减小了芯片短路时热效应,提高了芯片可靠性。
-
公开(公告)号:CN115598501A
公开(公告)日:2023-01-13
申请号:CN202211275898.4
申请日:2022-10-18
Applicant: 北京智芯微电子科技有限公司(CN)
IPC: G01R31/28
Abstract: 本公开涉及集成电路技术领域,具体涉及一种集成电路版本确定方法、电路、电子设备和芯片,所述集成电路版本确定方法包括在所述晶圆中的第一模拟集成电路的第一输入端口设置包括第一上拉电阻或第一下拉电阻的第一电阻,在所述晶圆中的第一模拟集成电路的第二输入端口设置包括第二上拉电阻或第二下拉电阻的第二电阻,获取所述第一电阻和第二电阻的阻值比;根据所述第一电阻和第二电阻的阻值比确定所述第一模拟集成电路的版本,从而无需额外设置测试引脚,也无需用显微镜观察模拟集成电路的芯片表面的标识来进行版本识别,提高了封装可操作性。
-
-
-
-
-