-
公开(公告)号:CN117806883A
公开(公告)日:2024-04-02
申请号:CN202311511646.1
申请日:2023-11-14
Applicant: 北京清微智能科技有限公司
IPC: G06F11/22
Abstract: 本发明公开了一种SoC系统极限带宽的测试方法、装置及介质。其中,方法包括:使用SystemVerilog对待测试SoC系统中MainBus上的各AXI总线通路的节点进行行为级建模,确定各个AXI总线通路节点的读写行为级模型;将各个AXI总线通路节点的读写行为级模型替换各个AXI总线通路节点所挂接的子系统的实际RTL代码,并通过各个AXI总线通路节点的读写行为级模型以对应AXI总线通路节点最大读写方式进行数据的读写,获取各个AXI总线通路节点读写数据的耗费时间以及读写数据量,其中子系统包含一个或多个IP;根据各个AXI总线通路节点读写数据耗费时间以及读写数据量,确定待测试SoC系统各AXI总线通路极限带宽信息。
-
公开(公告)号:CN117764006A
公开(公告)日:2024-03-26
申请号:CN202311645220.5
申请日:2023-12-04
Applicant: 北京清微智能科技有限公司
IPC: G06F30/33
Abstract: 本发明属于IC验证技术领域,具体公开了一种IC验证中实现双DUT验证的方法。本发明提出直接用新增DUT中的CPU读取数据,相比于原有搭建MONITOR的验证方法,本发明不仅验证环境更简洁,而且节省了搭建MONITOR和采集数据花费的时间;并且,如果待验证IP有修改,本发明只需要回归原有CASE不需要更新验证环境,与传统方法相比,不仅方便项目间验证环境的继承,同时也极大地提高了IP的验证速度;此外,按照本发明中的方法,验证人员不用关注MONITOR的采集方案或UVM验证环境,因此本发明能够有效地避免验证过程中数据容易出错的情况,同时也能够提高设计人员协助调试的便利性。
-
-
公开(公告)号:CN118503161A
公开(公告)日:2024-08-16
申请号:CN202410427480.3
申请日:2024-04-10
Applicant: 北京清微智能科技有限公司
IPC: G06F13/16 , G11C7/10 , G11C8/06 , G06F30/398
Abstract: 本发明属于芯片开发技术领域,具体公开了一种使用总线地址快速访问寄存器的方法。该方法提出通过使用地址对应表来对地址和路径进行管理,不需要多次编写冗长的寄存器路径,不仅简化了寄存器的后门操作和后期维护,还能够减少出错的概率;同时,该方法采用总线地址进行后门访问,能够快速操作寄存器,极大地减少了仿真和运行时间;此外,该方法可以通过修改地址对应表实现芯片验证环境的快捷移植,有效地提高了芯片系统验证的效率,缩短了芯片的研发周期。
-
公开(公告)号:CN118094885A
公开(公告)日:2024-05-28
申请号:CN202410089211.0
申请日:2024-01-23
Applicant: 北京清微智能科技有限公司
IPC: G06F30/20 , G06F40/177 , G06F9/448
Abstract: 本发明属于硬件仿真测试技术领域,具体公开了一种生成SVA断言检查器及连接仿真平台的方法。本发明提出的方法不仅能有效地缩减了验证过程的的代码量,方便后期验证人员在测试用例中控制SVA断言检测组件;还有效降低了SVA断言检验器对仿真平台的依赖程度,提高了代码的可重用性,方便SVA断言检验器在不同仿真平台的验证项目中进行移植。
-
公开(公告)号:CN119127786A
公开(公告)日:2024-12-13
申请号:CN202411029285.1
申请日:2024-07-30
Applicant: 北京清微智能科技有限公司
IPC: G06F16/11 , G06F13/42 , G06F30/331
Abstract: 本发明属于芯片仿真技术领域,具体公开了一种仿真过程中数据文件转换的方法。本发明提出的用于芯片仿真过程zmf文件与addr文件相互转换的方法,能够避免对多个zmf文件同时操作,不仅能够有效节省内存占用,也显著缩短了zmf文件与addr文件相互转换的时长。
-
公开(公告)号:CN118036548A
公开(公告)日:2024-05-14
申请号:CN202311610383.X
申请日:2023-11-29
Applicant: 北京清微智能科技有限公司
IPC: G06F30/398
Abstract: 本发明属于计算架构和芯片设计领域,具体公开了一种SoC系统中AXI总线连接的子系统建模方法。该方法提出使用SystemVerilog对SoC系统中AXI总线连接的子系统进行建模,与传统方法相比,本发明提供的方法不仅实现简单,还兼具灵活性和通用性;并且,与使用RTL代码相比,本发明提供的方法由于数据存储、计算等仿真过程所耗费的时间可以忽略不计,因此极大地提高了仿真效率;此外,相比于采用硬件加速的仿真方法,在相同的仿真加速前提下,本发明提供的方法更具有经济性。
-
公开(公告)号:CN309114775S
公开(公告)日:2025-02-14
申请号:CN202430322630.5
申请日:2024-05-29
Applicant: 北京清微智能科技有限公司
Abstract: 1.本外观设计产品的名称:人工智能加速卡。
2.本外观设计产品的用途:支持多种人工智能训练和推理场景,加速数据中心人工智能学习训练过程。
3.本外观设计产品的设计要点:在于形状与图案的结合。
4.最能表明设计要点的图片或照片:立体图。-
公开(公告)号:CN309064237S
公开(公告)日:2025-01-10
申请号:CN202430322595.7
申请日:2024-05-29
Applicant: 北京清微智能科技有限公司
Abstract: 1.本外观设计产品的名称:人工智能训推一体服务器。
2.本外观设计产品的用途:用于深度学习模型开发和训练。
3.本外观设计产品的设计要点:在于形状与图案的结合。
4.最能表明设计要点的图片或照片:立体图。
-
-
-
-
-
-
-
-