一种基于交流耦合的TDI红外探测器信号处理系统

    公开(公告)号:CN102865927B

    公开(公告)日:2015-05-27

    申请号:CN201210329895.4

    申请日:2012-09-07

    IPC分类号: G01J5/00 G01J5/02 G01J5/06

    摘要: 一种基于交流耦合的TDI红外探测器信号处理系统,包括TDI红外探测器、高通滤波电路、信号调理电路、模数转换电路和数据处理电路,数据处理电路由可编程逻辑器件实现。根据TDI红外探测器输出信号的特点,首先通过高通滤波电路将探测器输出信号中的直流成分扣除,只对变化的交流信号进行模拟调理和模数转换;再以TDI红外探测器每行输出的复位参考信号对应的量化数据为基准,确定交流耦合后有效信号与该参考基准的相对差值,对探测器输出的有效信号进行数字直流恢复。与传统的TDI红外探测器信号处理系统相比本发明具有抑制共模干扰、降低器件漂移影响、简化电路设计、减少系统功耗等特点。

    一种遥感相机磁性随机存储器的控制系统

    公开(公告)号:CN105022592B

    公开(公告)日:2018-01-05

    申请号:CN201510373368.7

    申请日:2015-06-30

    IPC分类号: G06F3/06 G06F13/16

    CPC分类号: Y02D10/14 Y02D10/151

    摘要: 一种遥感相机磁性随机存储器的控制系统,该控制系统通过上位机发送配置指令,经过MRAM操作配置信息解析器、MRAM地址生成器、PROM数据读取模块、MRAM时序控制器,产生控制MRAM所需的控制信号,将PROM中的目的数据,准确地写入外部磁性随机存储器MRAM;并准确地读取MRAM内的数据;完成对MRAM内部全部存储空间的读写操作,遍历空间大小为8M×32bit,实现对MRAM全部存储空间是否存在坏区的检查以及完成对MRAM写入数据是否正确的检查,具有低功耗、高集成、容量大、抗辐照性能好、可靠性高的优点。

    一种高轨面阵凝视红外相机成像电路系统

    公开(公告)号:CN107197175B

    公开(公告)日:2020-02-14

    申请号:CN201710401024.1

    申请日:2017-05-31

    IPC分类号: H04N5/33 H04N5/232

    摘要: 本发明公开了一种高轨面阵凝视红外相机成像电路系统,包括面阵红外探测器、偏置驱动模块、信号处理模块、数据存储模块、锁定限流监控模块和高速时钟管理模块。在偏置驱动模块和信号处理模块中,采用高性能高抗辐照能力的器件,产生面阵红外探测器工作所需的偏置驱动电压和时序;在数据存储模块采用读写控制灵活且单粒子翻转免疫的磁存储器阵列存储面阵红外探测器大规模的非均匀性校正系数,有效防止单粒子翻转效应的发生;对系统中单粒子锁定敏感的器件,采用锁定限流控制技术,保护锁定器件不被大电流烧毁,提高器件的抗单粒子锁定能力;高速时钟管理模块为各模块提供高质量的时钟。本发明具有高速、高可靠性、高抗辐照能力的特点。

    一种基于时钟管理器和FPGA的串行/解串器时钟源

    公开(公告)号:CN104267638B

    公开(公告)日:2017-01-25

    申请号:CN201410484193.2

    申请日:2014-09-19

    IPC分类号: G05B19/042

    摘要: 本发明公开了一种基于时钟管理器和FPGA的串行/解串器时钟源,其工作原理为:FPGA接收背板传输来的主备份时钟信号,由于所采用时钟管理器本身的特点,上电后,FPGA可以输出主备份的时钟信号给第一时钟管理器和第二时钟管理器,第一时钟管理器和第二时钟管理器配置成功后,可以输出同相或不同相位频率的时钟,本发明中FPGA输出8路时钟信号给SerDes,第一时钟管理器和第二时钟管理器输出共8路时钟信号给SerDes,FPGA输出的时钟与两片时钟管理器输出的时钟构成主备份关系,实际工作中可以根据调试结果选择最终的时钟来源,方便设计的灵活性、提高设计的可靠性。

    一种高等级DDR供电电路
    5.
    发明公开

    公开(公告)号:CN104076896A

    公开(公告)日:2014-10-01

    申请号:CN201410286180.4

    申请日:2014-06-24

    IPC分类号: G06F1/26

    摘要: 一种高等级DDR供电电路,通过在高等级LDO电源转换芯片地管脚与电路板地平面间添加并联电阻,抬高高等级LDO电源转换芯片地管脚相对于电路板地平面的参考电平,从而将高等级LDO电源转换芯片输出电平抬高为所需电平,高等级LDO电源转换芯片输出电平通过两对磁珠隔离为DDR_VTT和DDR_VREF输出给下级电路。该发明方法应用于工业级以上高等级(军级、宇航级)DDR的VREF、VTT电源供配电设计,通过该发明方法,可以使用通用高等级LDO电源转换芯片完成基于高等级DDR的硬件电路设计,解决了因为缺少高等级专用DDR供电电源芯片从而无法完成高等级DDR的VREF、VTT供配电设计的问题。

    一种空间多谱段成像仪视频电路系统

    公开(公告)号:CN104378548B

    公开(公告)日:2017-10-24

    申请号:CN201410602670.0

    申请日:2014-10-31

    IPC分类号: H04N5/232 H04N5/33

    摘要: 本发明公开了一种空间多谱段成像仪视频电路系统,包括一个信息处理设备和N个成像设备,成像设备主要实现对目标的成像,产生图像数据。信息处理设备主要用于控制各成像设备,接收、编码各成像设备的图像数据,按照统一的方式输出各成像设备的图像。本发明的各成像设备之间互不相关,和信息处理设备是多对一的关系。本发明使用锁相环技术接收时钟信号,解决了不同成像设备不同工作频率下的同步问题,同时采用分包的方式解决了不同谱段图像数据统一发送的问题。本发明具有结构简单、设备间影响小、拓展能力强、适应范围广的特点,可广泛应用于由CCD和红外探测器联合组成的空间多谱段成像仪的视频电路系统中。

    一种高轨面阵凝视红外相机成像电路系统

    公开(公告)号:CN107197175A

    公开(公告)日:2017-09-22

    申请号:CN201710401024.1

    申请日:2017-05-31

    IPC分类号: H04N5/33 H04N5/232

    摘要: 本发明公开了一种高轨面阵凝视红外相机成像电路系统,包括面阵红外探测器、偏置驱动模块、信号处理模块、数据存储模块、锁定限流监控模块和高速时钟管理模块。在偏置驱动模块和信号处理模块中,采用高性能高抗辐照能力的器件,产生面阵红外探测器工作所需的偏置驱动电压和时序;在数据存储模块采用读写控制灵活且单粒子翻转免疫的磁存储器阵列存储面阵红外探测器大规模的非均匀性校正系数,有效防止单粒子翻转效应的发生;对系统中单粒子锁定敏感的器件,采用锁定限流控制技术,保护锁定器件不被大电流烧毁,提高器件的抗单粒子锁定能力;高速时钟管理模块为各模块提供高质量的时钟。本发明具有高速、高可靠性、高抗辐照能力的特点。

    一种空间多谱段成像仪视频电路系统

    公开(公告)号:CN104378548A

    公开(公告)日:2015-02-25

    申请号:CN201410602670.0

    申请日:2014-10-31

    IPC分类号: H04N5/232 H04N5/33

    摘要: 本发明公开了一种空间多谱段成像仪视频电路系统,包括一个信息处理设备和N个成像设备,成像设备主要实现对目标的成像,产生图像数据。信息处理设备主要用于控制各成像设备,接收、编码各成像设备的图像数据,按照统一的方式输出各成像设备的图像。本发明的各成像设备之间互不相关,和信息处理设备是多对一的关系。本发明使用锁相环技术接收时钟信号,解决了不同成像设备不同工作频率下的同步问题,同时采用分包的方式解决了不同谱段图像数据统一发送的问题。本发明具有结构简单、设备间影响小、拓展能力强、适应范围广的特点,可广泛应用于由CCD和红外探测器联合组成的空间多谱段成像仪的视频电路系统中。

    一种高等级DDR供电电路
    9.
    发明授权

    公开(公告)号:CN104076896B

    公开(公告)日:2016-09-21

    申请号:CN201410286180.4

    申请日:2014-06-24

    IPC分类号: G06F1/26

    摘要: 一种高等级DDR供电电路,通过在高等级LDO电源转换芯片地管脚与电路板地平面间添加并联电阻,抬高高等级LDO电源转换芯片地管脚相对于电路板地平面的参考电平,从而将高等级LDO电源转换芯片输出电平抬高为所需电平,高等级LDO电源转换芯片输出电平通过两对磁珠隔离为DDR_VTT和DDR_VREF输出给下级电路。该发明方法应用于工业级以上高等级(军级、宇航级)DDR的VREF、VTT电源供配电设计,通过该发明方法,可以使用通用高等级LDO电源转换芯片完成基于高等级DDR的硬件电路设计,解决了因为缺少高等级专用DDR供电电源芯片从而无法完成高等级DDR的VREF、VTT供配电设计的问题。

    一种遥感相机磁性随机存储器的控制系统

    公开(公告)号:CN105022592A

    公开(公告)日:2015-11-04

    申请号:CN201510373368.7

    申请日:2015-06-30

    IPC分类号: G06F3/06 G06F13/16

    CPC分类号: Y02D10/14 Y02D10/151

    摘要: 一种遥感相机磁性随机存储器的控制系统,该控制系统通过上位机发送配置指令,经过MRAM操作配置信息解析器、MRAM地址生成器、PROM数据读取模块、MRAM时序控制器,产生控制MRAM所需的控制信号,将PROM中的目的数据,准确地写入外部磁性随机存储器MRAM;并准确地读取MRAM内的数据;完成对MRAM内部全部存储空间的读写操作,遍历空间大小为8M×32bit,实现对MRAM全部存储空间是否存在坏区的检查以及完成对MRAM写入数据是否正确的检查,具有低功耗、高集成、容量大、抗辐照性能好、可靠性高的优点。