一种MEMS陀螺仪闭环驱动用自动增益控制电路

    公开(公告)号:CN107132763B

    公开(公告)日:2019-12-03

    申请号:CN201710328287.4

    申请日:2017-05-11

    IPC分类号: G05B13/04

    摘要: 本发明公开了一种MEMS陀螺仪闭环驱动用自动增益控制电路,包括幅值比较器、残差选择器和环路滤波器;幅值比较器根据幅度检测器输出信号的大小自动判断陀螺是处于起振阶段还是稳定阶段,根据判断结果输出对环路滤波器的工作模式和残差选择器进行控制的控制信号;残差选择器根据幅值比较器输出的控制信号、预先设置数字基准值,输出环路滤波器所需的输入信号;环路滤波器根据输入信号和幅值比较器输出的控制信号,生成驱动幅值信号。本发明在自动增益控制电路中设计了一幅值比较器实现对驱动系统的自我检测,自适应地调整自动增益控制器的工作模式;可在很小的环路带宽下起振时间更小,稳定时间更短,同时设计参数更少,系统更简洁。

    一种延时控制电路
    3.
    发明公开

    公开(公告)号:CN107450377A

    公开(公告)日:2017-12-08

    申请号:CN201710811809.6

    申请日:2017-09-11

    发明人: 王丽

    IPC分类号: G05B19/04

    CPC分类号: G05B19/04

    摘要: 本发明公开了一种延时控制电路,包括电源模块、时钟电路、驱动模块和定时逻辑模块;时钟电路用于产生1MHz的工作时钟;定时逻辑模块接受时钟电路的同步控制,同时接受外部触发信号和电源模块状态,以向驱动模块发送相应的控制信号;电源模块输出的电源电压经电荷泵升压后为储能电容F1或F2充电;将储能电容F1或F2电压升值到2倍输入电压VDDI时,电荷泵输出的点火输出电压控制点火通路out接通。本发明将电源模块、时钟电路和驱动模块三个模拟模块集成在同一芯片上,大大地缩小了体积和重量,同时提高了抗过载能力;实现了掉电起爆、超时起爆和超时后的自动放电控制功能,确保系统在多种环境条件下的特殊处理。

    一种MEMS陀螺仪闭环驱动用自动增益控制电路

    公开(公告)号:CN107132763A

    公开(公告)日:2017-09-05

    申请号:CN201710328287.4

    申请日:2017-05-11

    IPC分类号: G05B13/04

    摘要: 本发明公开了一种MEMS陀螺仪闭环驱动用自动增益控制电路,包括幅值比较器、残差选择器和环路滤波器;幅值比较器根据幅度检测器输出信号的大小自动判断陀螺是处于起振阶段还是稳定阶段,根据判断结果输出对环路滤波器的工作模式和残差选择器进行控制的控制信号;残差选择器根据幅值比较器输出的控制信号、预先设置数字基准值,输出环路滤波器所需的输入信号;环路滤波器根据输入信号和幅值比较器输出的控制信号,生成驱动幅值信号。本发明在自动增益控制电路中设计了一幅值比较器实现对驱动系统的自我检测,自适应地调整自动增益控制器的工作模式;可在很小的环路带宽下起振时间更小,稳定时间更短,同时设计参数更少,系统更简洁。

    一种延时控制电路
    5.
    发明授权

    公开(公告)号:CN107450377B

    公开(公告)日:2019-07-30

    申请号:CN201710811809.6

    申请日:2017-09-11

    发明人: 王丽

    IPC分类号: G05B19/04

    摘要: 本发明公开了一种延时控制电路,包括电源模块、时钟电路、驱动模块和定时逻辑模块;时钟电路用于产生1MHz的工作时钟;定时逻辑模块接受时钟电路的同步控制,同时接受外部触发信号和电源模块状态,以向驱动模块发送相应的控制信号;电源模块输出的电源电压经电荷泵升压后为储能电容F1或F2充电;将储能电容F1或F2电压升值到2倍输入电压VDDI时,电荷泵输出的点火输出电压控制点火通路out接通。本发明将电源模块、时钟电路和驱动模块三个模拟模块集成在同一芯片上,大大地缩小了体积和重量,同时提高了抗过载能力;实现了掉电起爆、超时起爆和超时后的自动放电控制功能,确保系统在多种环境条件下的特殊处理。

    一种多相非交叠时钟产生电路

    公开(公告)号:CN205986799U

    公开(公告)日:2017-02-22

    申请号:CN201620808827.X

    申请日:2016-07-28

    发明人: 王丽 唐兴刚

    IPC分类号: H03K5/15

    摘要: 本实用新型公开了一种多相非交叠时钟产生电路,由逻辑门电路产生多相非交叠时钟信号;利用延时单元将主时钟信号延时生成一个延时时钟信号,并通过与非门、或非门及非门等器件产生多相非交叠时钟,通过延时单元的延时Td进行调节,Td调节通过可编程的方式来调节,扩大了电路的应用范围。该电路相较传统非交叠时钟信号电路具有结构简单、功耗低、占用面积小、可靠性高、可编程、可移植等特点。