-
公开(公告)号:CN100461632C
公开(公告)日:2009-02-11
申请号:CN200510035110.2
申请日:2005-06-02
申请人: 华为技术有限公司
IPC分类号: H03H11/28
CPC分类号: H03F1/56
摘要: 本发明公开了一种负反馈电路,包括:电压跟随器,用于跟随参考电压;比例电流镜,其输入电流和输出电流的比例为a∶b;比较判断器,将参考电阻和第一可变电阻器两端的电压进行比较,得到调节信号并将其输入第一可变电阻器的第三调节端,同时经过一保持器输入第二可变电阻器的第三调节端,对第一、第二可变电阻器的阻值进行同步调节,使第一、第二可变电阻器的阻值等于需要的端接电阻值;本发明还公开了片内传输线阻抗匹配的方法和装置。本发明的负反馈电路、方法和装置均可在不改变外电路的情况下实现不同阻抗传输线的阻抗匹配,与传统方案相比成本更低,使用更方便灵活。
-
-
公开(公告)号:CN101399790B
公开(公告)日:2012-05-02
申请号:CN200710030688.8
申请日:2007-09-30
申请人: 华为技术有限公司
摘要: 本发明公开了一种波形调整装置,其波形划分模块中延时单元的电容器件为容值可变的电容器件,使各延时单元电容器件的容值可以调节,从而使各延时单元电容器件的容值比例关系可以调节,从而使输出波形的波形段划分可以灵活调节,从而可以灵活地调节波形。本发明还公开了一种波形调整方法及波形划分装置。通过本发明,可以通过灵活调节波形段的划分,达到灵活调整输出波形的目的。
-
公开(公告)号:CN101399790A
公开(公告)日:2009-04-01
申请号:CN200710030688.8
申请日:2007-09-30
申请人: 华为技术有限公司
摘要: 本发明公开了一种波形调整装置,其波形划分模块中延时单元的电容器件为容值可变的电容器件,使各延时单元电容器件的容值可以调节,从而使各延时单元电容器件的容值比例关系可以调节,从而使输出波形的波形段划分可以灵活调节,从而可以灵活地调节波形。本发明还公开了一种波形调整方法及波形划分装置。通过本发明,可以通过灵活调节波形段的划分,达到灵活调整输出波形的目的。
-
-
公开(公告)号:CN101350622A
公开(公告)日:2009-01-21
申请号:CN200810211916.6
申请日:2008-09-10
申请人: 华为技术有限公司
IPC分类号: H03M3/02
摘要: 本发明公开了一种DEM算法的量化器电路,包括:AD量化器、动态元素匹配部分、与所述动态元素匹配部分对应的DA量化器,还包括比较器和控制器,其中:所述比较器,用于判别所述AD量化器的输出值K与2N/n的大小关系,并通知所述控制器,其中,N为所述AD量化器和所述DA量化器中的比特bit数,n为大于等于2的整数;所述控制器,用于根据所述比较器比较结果,通过所述动态元素匹配部分向对应的DA量化器的反馈电容进行充放电运算。本发明的实施例中,在确保DEM算法可以正确的对量化器的非线性误差进行整形的基础上,有效降低了以往DEM算法中的大量重复单元的数量,降低结构复杂度,节省电路面积,降低成本。
-
公开(公告)号:CN101350622B
公开(公告)日:2012-01-11
申请号:CN200810211916.6
申请日:2008-09-10
申请人: 华为技术有限公司
IPC分类号: H03M3/02
摘要: 本发明公开了一种DEM算法的量化器电路,包括:AD量化器、动态元素匹配部分、与所述动态元素匹配部分对应的DA量化器,还包括比较器和控制器,其中:所述比较器,用于判别所述AD量化器的输出值K与2N/n的大小关系,并通知所述控制器,其中,N为所述AD量化器和所述DA量化器中的比特bit数,n为大于等于2的整数;所述控制器,用于根据所述比较器比较结果,通过所述动态元素匹配部分向对应的DA量化器的反馈电容进行充放电运算。本发明的实施例中,在确保DEM算法可以正确的对量化器的非线性误差进行整形的基础上,有效降低了以往DEM算法中的大量重复单元的数量,降低结构复杂度,节省电路面积,降低成本。
-
公开(公告)号:CN101488842B
公开(公告)日:2011-12-28
申请号:CN200910078615.5
申请日:2009-02-27
申请人: 华为技术有限公司
摘要: 公开了信号环回方法、串并/并串转化器、芯片及印制电路板的技术方案。其中,信号环回方法包括:从接收通道中接收需要进行环回的信号,对所述需要进行环回的信号进行基于发送通道的预驱动处理,使所述需要进行环回的信号在串并/并串转化器内部由所述接收通道传输至发送通道;所述接收通道用于串并/并串转化器为其所在电路提供输入信号,所述发送通道用于串并/并串转化器为其所在电路发送输出信号;将所述预驱动处理后的信号通过发送通道发送。上述技术方案能够使接收信号在串并/并串转化器内直接通过发送通道发送出去,从而使PCB中的环回路径不需要贯穿串并/并串转化器,缩短了信号在PCB中的环回路径。
-
公开(公告)号:CN1697324B
公开(公告)日:2010-04-07
申请号:CN200410044467.2
申请日:2004-05-10
申请人: 华为技术有限公司
发明人: 夏君
CPC分类号: H03L7/08 , H04J3/0626
摘要: 本发明涉及一种传输信号去抖动的实现方法及其装置。本发明的核心是通过对待去抖动的信号与标准信号间的相位差信息进行编码累加处理,以获得溢出信号及溢出方向,然后,根据所述的溢出信号及溢出方向信息对待去抖动的信号进行增加或减少相应的高频脉冲的处理,最终实现对传输信号的去抖动处理。本发明利用了数字锁相环的基本原理,采用直观简明的数字电路实现了符合国际标准和协议的去抖电路功能。本发明中涉及的各个组成部分结构清晰、实现简单,并可以通过修改分频系数等方法简单地达到改变去抖性能的目的。而且,本发明中,只要输入相应的高频时钟就可以输出与输入有抖动时钟同步的时钟序列,可以较为方便地扩展去抖电路的功能。
-
公开(公告)号:CN101488842A
公开(公告)日:2009-07-22
申请号:CN200910078615.5
申请日:2009-02-27
申请人: 华为技术有限公司
摘要: 公开了信号环回方法、串并/并串转化器、芯片及印制电路板的技术方案。其中,信号环回方法包括:从接收通道中接收需要进行环回的信号,对所述需要进行环回的信号进行基于发送通道的预驱动处理,使所述需要进行环回的信号在串并/并串转化器内部由所述接收通道传输至发送通道;所述接收通道用于串并/并串转化器为其所在电路提供输入信号,所述发送通道用于串并/并串转化器为其所在电路发送输出信号;将所述预驱动处理后的信号通过发送通道发送。上述技术方案能够使接收信号在串并/并串转化器内直接通过发送通道发送出去,从而使PCB中的环回路径不需要贯穿串并/并串转化器,缩短了信号在PCB中的环回路径。
-
-
-
-
-
-
-
-
-