-
公开(公告)号:CN1828547A
公开(公告)日:2006-09-06
申请号:CN200510051413.3
申请日:2005-03-02
Applicant: 华为技术有限公司
Abstract: 本发明公开了一种获取硬件信息的方法,所述方法包括:将硬件信息通过总线驱动器件连接到中央处理单元接口总线上;当需要读取硬件信息时,使能总线驱动器件的输出;通过中央处理单元接口总线读取硬件信息。本发明还公开了一种获取硬件信息的系统,包括:中央处理单元,多个硬件信息单元,至少一个总线驱动器件及控制单元,由控制单元使能总线驱动器件将硬件信息输出到中央处理单元接口总线上。利用本发明,可以节省逻辑器件的管脚资源,方便系统设计和集成。
-
公开(公告)号:CN1766863A
公开(公告)日:2006-05-03
申请号:CN200410080976.0
申请日:2004-10-26
Applicant: 华为技术有限公司
IPC: G06F13/38
Abstract: 本发明公开了一种具有接收单元的电子设备,包括:总线、与总线连接的接收单元和用于通过总线向接收单元发送驱动信号的驱动单元;所述接收单元包括与总线相连用于传输驱动信号的驱动器和与所述驱动器的输入端和电源连接的上拉电阻;所述接收单元还包括:连接上拉电阻和电源的单向导通器件,用于所述接收单元掉电时截断通过所述上拉电阻的驱动信号。当驱动单元没有输出驱动信号时,如果出现接收单元掉电的情况,可以利用单向导通器件的单向导通性,截断通过上拉电阻的电流,避免掉电接收单元的上拉电阻对其他接收单元分压,从而避免了“总线吊死”现象。
-
公开(公告)号:CN100397353C
公开(公告)日:2008-06-25
申请号:CN200610107843.7
申请日:2006-07-26
Applicant: 华为技术有限公司
IPC: G06F11/00
Abstract: 本发明公开了一种提高单板异常处理能力的系统和方法,所述系统包括CPU,复位监控电路,其特征在于,还包括中断触发模块,所述中断触发模块分别与CPU以及复位监控电路相连,用于从CPU接收清零信号,把该清零信号发送给复位监控电路,并根据条件向CPU发出中断信号,使CPU进行数据备份。本发明的提高单板异常处理能力的系统和方法提高了对异常复位单板故障的分析定位能力和对业务数据的备份能力,降低单板异常复位造成的影响。
-
公开(公告)号:CN100356358C
公开(公告)日:2007-12-19
申请号:CN200410080976.0
申请日:2004-10-26
Applicant: 华为技术有限公司
IPC: G06F13/38
Abstract: 本发明公开了一种具有接收单元的电子设备,包括:总线、与总线连接的接收单元和用于通过总线向接收单元发送驱动信号的驱动单元;所述接收单元包括与总线相连用于传输驱动信号的驱动器和与所述驱动器的输入端和电源连接的上拉电阻;所述接收单元还包括:连接上拉电阻和电源的单向导通器件,用于所述接收单元掉电时截断通过所述上拉电阻的驱动信号。当驱动单元没有输出驱动信号时,如果出现接收单元掉电的情况,可以利用单向导通器件的单向导通性,截断通过上拉电阻的电流,避免掉电接收单元的上拉电阻对其他接收单元分压,从而避免了“总线吊死”现象。
-
公开(公告)号:CN1673985A
公开(公告)日:2005-09-28
申请号:CN200410033509.2
申请日:2004-03-26
Applicant: 华为技术有限公司
IPC: G06F13/42
Abstract: 一种主设备和多个从设备的连接电路及其产生应答信号的方法,该连接电路中包括一应答信号产生单元,其输入端分别同每个从设备的访问信号端和应答信号端相连,输出端同主设备的一应答信号端相连,该应答信号产生单元分别将主设备对每个从设备的访问信号和从设备对应的应答信号作“按位或”操作,再将“按位或”的操作结果作“按位与”操作,并将“按位与”的操作结果作为应答信号输入到主设备,从而使得任一个从设备的应答信号端故障都不会影响主设备对其他从设备的正常访问。
-
公开(公告)号:CN100365423C
公开(公告)日:2008-01-30
申请号:CN200410086421.7
申请日:2004-10-20
Applicant: 华为技术有限公司
IPC: G01R31/317 , G01R31/28 , G06F11/22
Abstract: 本发明公开了一种JTAG链自动连接系统,该系统包括至少一个用于连接JTAG控制器的JTAG接口、一个以上JTAG器件、CPU、逻辑控制单元,用于控制JTAG链的自动连接,其连接关系为:JTAG器件和JTAG接口的TDI管脚和TDO管脚分别与逻辑控制单元的输入/输出端相连;JTAG接口的TCK管脚和TMS管脚均与JTAG器件的对应管脚相连;控制信号由CPU通过控制接口接入逻辑控制单元的输入/输出端。本发明还同时公开了一种实现JTAG链自动连接的方法,该方法能够在该系统上完成JTAG链的自动连接。采用该系统及其方法是一种可靠的JTAG链连接方法,提高了测试的方便性,并简化了设计,减少了工作量。本发明可以将针对器件的JTAG链连接方法延伸到模块级的JTAG链自动连接,给测试带来很大方便。
-
公开(公告)号:CN100382067C
公开(公告)日:2008-04-16
申请号:CN200410033509.2
申请日:2004-03-26
Applicant: 华为技术有限公司
IPC: G06F13/42
Abstract: 一种主设备和多个从设备的连接电路及其产生应答信号的方法,该连接电路中包括一应答信号产生单元,其输入端分别同每个从设备的访问信号端和应答信号端相连,输出端同主设备的一应答信号端相连,该应答信号产生单元分别对主设备输入到每个从设备的访问信号和每个从设备对应的应答信号进行按位操作,生成输入到主设备的应答信号;产生应答信号的方法包括:应答信号产生单元对所述主设备输入到每个从设备的访问信号与每个从设备的应答信号进行按位操作,生成输入到主设备的应答信号,从而使得任一个从设备的应答信号端故障都不会影响主设备对其他从设备的正常访问。
-
公开(公告)号:CN100351802C
公开(公告)日:2007-11-28
申请号:CN200510051413.3
申请日:2005-03-02
Applicant: 华为技术有限公司
Abstract: 本发明公开了一种获取硬件信息的方法,所述方法包括:将硬件信息单元通过总线驱动器件连接到中央处理单元接口总线上;当需要读取硬件信息时,使能总线驱动器件的输出;通过中央处理单元接口总线读取硬件信息。本发明还公开了一种获取硬件信息的系统,包括:中央处理单元,多个硬件信息单元,至少一个总线驱动器件及控制单元,由控制单元使能总线驱动器件将硬件信息输出到中央处理单元接口总线上。利用本发明,可以节省逻辑器件的管脚资源,方便系统设计和集成。
-
公开(公告)号:CN1889050A
公开(公告)日:2007-01-03
申请号:CN200610107843.7
申请日:2006-07-26
Applicant: 华为技术有限公司
IPC: G06F11/00
Abstract: 本发明公开了一种提高单板异常处理能力的系统和方法,所述系统包括CPU,复位监控电路,其特征在于,还包括中断触发模块,所述中断触发模块分别与CPU以及复位监控电路相连,用于从CPU接收清零信号,把该清零信号发送给复位监控电路,并根据条件向CPU发出中断信号,使CPU进行数据备份。本发明的提高单板异常处理能力的系统和方法提高了对异常复位单板故障的分析定位能力和对业务数据的备份能力,降低单板异常复位造成的影响。
-
公开(公告)号:CN1763556A
公开(公告)日:2006-04-26
申请号:CN200410086421.7
申请日:2004-10-20
Applicant: 华为技术有限公司
IPC: G01R31/317 , G01R31/28 , G06F11/22
Abstract: 本发明公开了一种JTAG链自动连接系统,该系统包括至少一个用于连接JTAG控制器的JTAG接口、一个以上JTAG器件、CPU、逻辑控制单元,用于控制JTAG链的自动连接,其连接关系为:JTAG器件和JTAG接口的TDI管脚和TDO管脚分别与逻辑控制单元的输入/输出端相连;JTAG接口的TCK管脚和TMS管脚均与JTAG器件的对应管脚相连;控制信号由CPU通过控制接口接入逻辑控制单元的输入/输出端。本发明还同时公开了一种实现JTAG链自动连接的方法,该方法能够在该系统上完成JTAG链的自动连接。采用该系统及其方法是一种可靠的JTAG链连接方法,提高了测试的方便性,并简化了设计,减少了工作量。本发明可以将针对器件的JTAG链连接方法延伸到模块级的JTAG链自动连接,给测试带来很大方便。
-
-
-
-
-
-
-
-
-