基于FPGA的DIO报文传输方法
    1.
    发明公开

    公开(公告)号:CN116846704A

    公开(公告)日:2023-10-03

    申请号:CN202310801894.3

    申请日:2023-06-30

    IPC分类号: H04L12/40 H04L7/00

    摘要: 本发明涉及电力系统保护自动化技术领域,提供一种基于FPGA的DIO报文传输方法,包括:将DIO模件与FPGA之间通过同步总线和通信总线相连;FPGA发送同步脉冲信号,将DIO模件与FPGA的数据同步;FPGA与CPU之间通过中断处理数据,每次处理多份DIO报文;接收中断到来后,CPU通过LocalBus总线读取心跳报文和多份DIO报文进行处理;通过CPU对多份DIO报文进行比对选择后,实现DIO报文的数据传输,CPU完成开出动作。根据本发明的方案,为了实现多块DIO模件的同步,由FPGA通过同步总线下发同步信号,保证DIO模件间的同步误差,提高了DIO报文通信的时间精度。FPGA作为主通信器件,与多个DIO模件通信,并通过多份数据重传及冗余校验机制,提高DIO报文的通信可靠性,避免通信错误导致的装置误动事件。

    一种基于非实时总线的同步采样装置

    公开(公告)号:CN111506000B

    公开(公告)日:2021-07-30

    申请号:CN202010446211.3

    申请日:2020-05-25

    IPC分类号: G05B19/042

    摘要: 本发明公开了一种基于非实时总线的同步采样装置,包括与CAN总线相连的主机箱和扩展机箱,主机箱包括第一FPGA;扩展机箱包括第二FPGA和第二采样模件;第一FPGA产生第一内部时间基准,并传输至第二FPGA;第二FPGA收到第一内部时间基准后,生成与第一内部时间基准同步的第二内部时间基准;第二采样模件对获得的第二内部时间基准进行处理,获得含有秒和纳秒的时间信息;第二采样模件产生采样脉冲,并对每次的采样值添加含有秒和纳秒的时间信息,将采样值发送至第二FPGA,第二FPGA产生交流模拟量的采样脉冲,对每次的采样值添加含有秒和纳秒的时间信息;第二FPGA将所有的采样值发送至第一FPGA。本发明不依赖实时操作系统和实时采样机制,能够保证交流采样与开关量及DC直流量的同步。

    基于温度特性的继电保护装置CPU模件监测方法和系统

    公开(公告)号:CN116955066A

    公开(公告)日:2023-10-27

    申请号:CN202310749628.0

    申请日:2023-06-21

    IPC分类号: G06F11/30 G06F11/32

    摘要: 本发明公开了一种基于温度特性的继电保护装置CPU模件监测方法和系统,应用于继电保护装置的CPU模件,CPU模件上搭载多个元器件;方法包括:构建CPU模件的总体失效率关于多个元器件工作温度的工作模型;获取多个元器件的实时工作温度,并将实时工作温度代入工作模型中进行分析,得到CPU模件的平均无故障工作时间;判断平均无故障工作时间是否小于预设阈值;如果是,则控制CPU模件降频工作,并发出告警信号。本发明缓解了现有技术中存在的依赖巡检人员不能及时发现CPU模件潜在故障并在故障发生前及时采取措施的技术问题。

    一种基于非实时总线的同步采样装置

    公开(公告)号:CN111506000A

    公开(公告)日:2020-08-07

    申请号:CN202010446211.3

    申请日:2020-05-25

    IPC分类号: G05B19/042

    摘要: 本发明公开了一种基于非实时总线的同步采样装置,包括与CAN总线相连的主机箱和扩展机箱,主机箱包括第一FPGA;扩展机箱包括第二FPGA和第二采样模件;第一FPGA产生第一内部时间基准,并传输至第二FPGA;第二FPGA收到第一内部时间基准后,生成与第一内部时间基准同步的第二内部时间基准;第二采样模件对获得的第二内部时间基准进行处理,获得含有秒和纳秒的时间信息;第二采样模件产生采样脉冲,并对每次的采样值添加含有秒和纳秒的时间信息,将采样值发送至第二FPGA,第二FPGA产生交流模拟量的采样脉冲,对每次的采样值添加含有秒和纳秒的时间信息;第二FPGA将所有的采样值发送至第一FPGA。本发明不依赖实时操作系统和实时采样机制,能够保证交流采样与开关量及DC直流量的同步。

    一种基于FPGA实现光纵通道无损切换和告警的装置

    公开(公告)号:CN219918936U

    公开(公告)日:2023-10-27

    申请号:CN202321007355.4

    申请日:2023-04-28

    IPC分类号: H04B10/25 H04B1/40

    摘要: 本实用新型公开了一种基于FPGA实现光纵通道无损切换和告警的装置,设置于光纵通道与光纤纵联差动保护装置之间;光纵通道包括主用光纵通道和备用光纵通道;包括:报文接收模块、报文发送模块、主用发送模块、备用发送模块、主用接收模块、备用接收模块和控制模块,其中,控制模块包括现场可编程逻辑门阵列。本实用新型基于FPGA并行处理和延时可控能力,接收转发数据报文,最大程度减少传输延时,缓解了现有技术中的主备光纵通道切换方式容易产生误码和断码的技术问题。

    基于ARM的PMU数据集中器
    9.
    实用新型

    公开(公告)号:CN206003091U

    公开(公告)日:2017-03-08

    申请号:CN201620719117.X

    申请日:2016-07-08

    IPC分类号: G06F15/16 H04L12/931

    摘要: 本实用新型公开了一种基于ARM的PMU数据集中器,包括主CPU模件内设置有第一多核ARM处理器,并通过千兆网口分别与从CPU模件、主交换机模件和扩展交换机模件相连接,主CPU模件通过串口接口与串口通信模件相连接,主CPU模件通过CAN总线与开入开出模件相连接,主CPU模件还与显示面板相连接;从CPU模件内设置有第二多核ARM处理器,主交换机模件实现主CPU模件、从CPU模件及扩展交换机模件的以太网互联功能,主交换机模件、扩展交换机模件均提供交换网口连接PMU装置。本实用新型设置有多个ARM处理器,便于扩展连接PMU测量装置,具有良好的应用前景。

    一种支持多通道在线升级继电保护装置

    公开(公告)号:CN219834168U

    公开(公告)日:2023-10-13

    申请号:CN202321278719.2

    申请日:2023-05-24

    IPC分类号: H04L41/082 H02H7/00 G06F13/40

    摘要: 本实用新型公开了一种支持多通道在线升级继电保护装置,包括:背板模件、CPU模件和至少一个在线升级模件;其中,背板模件包括高速总线;CPU模件和至少一个在线升级模件均与高速总线连接;在线升级模件包括第一FPGA芯片、CPU芯片和存储芯片;第一FPGA芯片分别与高速总线和CPU芯片连接;第一FPGA芯片还通过第一以太网口与上位机连接;第一FPGA芯片,用于通过高速总线加载存储在CPU模件上的远程升级数据,或通过第一以太网口加载存储在上位机上的本地升级数据。本实用新型缓解了现有设计中的继电保护装置存在着升级方式单一、不能满足多通道升级的需求,方便程度不足的技术问题。