移位寄存器、栅极驱动电路及显示装置

    公开(公告)号:CN118197257A

    公开(公告)日:2024-06-14

    申请号:CN202410355814.0

    申请日:2024-03-26

    IPC分类号: G09G3/36 G11C19/28

    摘要: 本申请公开了移位寄存器、栅极驱动电路及显示装置,涉及显示技术领域。该移位寄存器至少包括输入电路模块、输出电路模块、第一降噪电路模块、第二降噪电路模块、第一调整模块,其中,第二降噪电路模块与第一电源电压、第一下拉节点和输出信号端连接,第一调整电路模块与第二电源电压、第一下拉节点和输出信号端连接,在当第一下拉节点处于高电位时开启第一调整电路模块,输出信号端接入第一电源电压和第二电源电压中间电位。第一调整电路模块与第二降噪电路模块组成分压电路,在信赖性过程中输出信号端电位在分压电路作用下会降低,故实现了信赖性过程中VGL降低,有效的避免了薄膜晶体管的阈值漂移。

    一种像素电路、显示屏、显示设备及像素电路控制方法

    公开(公告)号:CN116543721A

    公开(公告)日:2023-08-04

    申请号:CN202310602403.2

    申请日:2023-05-23

    IPC分类号: G09G3/36

    摘要: 本发明实施例提供了一种像素电路、显示屏、显示设备及像素电路控制方法,应用于显示技术领域。该方案中像素电路包括多个子像素和各子像素的驱动电路;每一子像素包括液晶单元的第一电极和第二电极;每一子像素的驱动电路包括:为该子像素的第一电极提供数据信号的数据线,以及为该子像素的第二电极提供参考信号的参考线;每一驱动电路的参考线,用于在该驱动电路的数据线所输出的数据信号发生变更时,提供过驱参考信号,并在指定时长内恢复至基准参考信号;其中,过驱参考信号为:与变更后的数据信号之间的电压差,大于基准参考信号与变更后的数据信号之间的电压差的信号。通过本方案,可以改善LCD产品的响应时间。

    一种阵列基板、显示装置及补偿方法

    公开(公告)号:CN118398626A

    公开(公告)日:2024-07-26

    申请号:CN202410489518.X

    申请日:2024-04-23

    IPC分类号: H01L27/12 G09G3/20

    摘要: 本申请涉及显示技术领域,公开了一种阵列基板、显示装置及补偿方法,该阵列基板包括:显示区和非显示区,显示区包括多条第一数据线,多条第一扫描线,第一数据线和第一扫描线交叉限定像素单元,非显示区包括多条扇出线和多个补偿电路,补偿电路设置在扇出线和第一数据线之间,第一扫描线工作时间包括预充电阶段和实际充电阶段,各个补偿电路被配置为分别响应于补偿信号端的信号,预充电阶段通过扇出线输入补偿数据电压,实际充电阶段将预先存储的补偿数据电压提供给相连接的第一数据线,上述过程弥补了由于扇出线长度不同导致电容电阻延迟效应后各条第一数据线的数据电压差异较大的缺陷,从而提升了显示效果。

    显示模组、控制板以及显示装置
    5.
    发明公开

    公开(公告)号:CN118248066A

    公开(公告)日:2024-06-25

    申请号:CN202410225818.7

    申请日:2024-02-28

    IPC分类号: G09G3/20

    摘要: 本公开提供了一种显示膜组、控制板以及显示装置,涉及显示技术领域。显示模组包括:第一移位寄存器以及与所述第一移位寄存器电连接的第一时钟信号线;第二移位寄存器以及与所述第二移位寄存器电连接的第二时钟信号线;电平转换器,所述电平转换器与所述第一时钟信号线和所述第二时钟信号线电连接,所述电平转换器向所述第一时钟信号线输出第一时钟信号,所述电平转换器向所述第二时钟信号线输出第二时钟信号,所述第一时钟信号的高电平小于所述第二时钟信号的高电平。改善了显示面板的周期性横纹问题。

    驱动模块以及显示装置
    6.
    发明公开

    公开(公告)号:CN116580660A

    公开(公告)日:2023-08-11

    申请号:CN202310442838.5

    申请日:2023-04-20

    IPC分类号: G09G3/20 G09G3/30

    摘要: 本申请实施例提供一种驱动模块以及显示装置,其中,驱动模块包括:至少一个驱动单元,驱动单元包括多个驱动通道,多个驱动通道被划分为与多个预设数值区间一一对应的多个通道组,通道组中的每个驱动通道的电阻值均符合对应的预设数值区间;驱动通道用于向显示面板的显示区域的子像素组输出驱动信号;供电单元,用于向每个驱动单元的驱动通道输入模拟驱动电压;其中,模拟驱动电压为与多个预设数值区间一一对应的多种,且模拟驱动电压的数值大小与通道组对应的预设数值区间的中间值的大小负相关。根据本申请的技术,改善了COF Block(COF引起的大面积不良)的现象,提高了显示装置的显示效果。

    一种显示基板、驱动方法和显示装置

    公开(公告)号:CN116246591A

    公开(公告)日:2023-06-09

    申请号:CN202310352145.7

    申请日:2023-03-31

    IPC分类号: G09G3/36

    摘要: 本发明公开一种显示基板、驱动方法和显示装置,所述显示基板包括:衬底基板;多条扫描线,位于衬底基板上且沿行方向延伸、沿列方向排列;多条数据线,位于衬底基板上且沿列方向延伸、沿行方向排列,列方向与行方向相交;由多条扫描线与多条数据线限定的多个子像素;时序控制器,用于接收图像数据,并判断图像数据是否为纯色图像的图像数据,若为纯色图像的图像数据则对图像数据进行灰阶补偿并输出目标图像数据;驱动芯片,用于根据目标图像数据驱动多个子像素显示。通过时序控制器对输入的图像数据进行判断和灰阶补偿,并将补偿后的图像数据发送至驱动芯片,使得显示基板上的各子像素的充电效果一致,避免了出现边缘锯齿的显示不良现象。

    栅极驱动电路、显示基板和显示装置

    公开(公告)号:CN117809554A

    公开(公告)日:2024-04-02

    申请号:CN202410190023.7

    申请日:2024-02-20

    IPC分类号: G09G3/20 G11C19/28

    摘要: 本发明提供了一种栅极驱动电路、显示基板和显示装置。栅极驱动电路包括驱动子电路,驱动子电路包括时钟信号线组,时钟信号线组包括顺次排列的N条时钟信号线和辅助时钟信号线,辅助时钟信号线位于第N条时钟信号线远离第一条时钟信号线的一侧,栅极驱动电路包括多个第一移位寄存器对,各第一移位寄存器对包括两个移位寄存器,各第一移位寄存器对中的两个移位寄存器分别位于两个驱动子电路中,同一个第一移位寄存器中的两个移位寄存器为同一条栅线提供扫描信号,且第一移位寄存器对中的一个移位寄存器与第一条时钟信号线连接,另一个移位寄存器与辅助时钟信号线连接。本发明中的栅极驱动电路规避了时钟信号线拉动不对称造成的横纹等不良问题。

    显示面板及其显示控制方法、显示装置

    公开(公告)号:CN116453448A

    公开(公告)日:2023-07-18

    申请号:CN202310430020.1

    申请日:2023-04-18

    摘要: 提供了一种显示面板及其显示控制方法、显示装置,属于显示技术领域。该显示面板包括相对设置的两个透明基板,且透明基板上划分有多个像素分区,每个像素分区又划分有相邻的两个子分区。位于每个像素分区中的像素包括像素电路,以及分别位于两个子分区的发光单元和液晶单元。像素电路可以基于耦接的多条信号线,控制发光单元的发光状态,且控制液晶单元中液晶分子的偏转状态。如此,即可以通过灵活控制信号线提供的信号,使得发光单元发光,所在子分区显示时;液晶分子不偏转,所在子分区不透光;以及发光单元不发光,所在子分区不显示时;液晶分子偏转,所在子分区透光。即,将显示与透光相分离,避免出现混光现象,确保显示面板的显示效果较好。

    一种电容的测试方法及装置
    10.
    发明公开

    公开(公告)号:CN118884081A

    公开(公告)日:2024-11-01

    申请号:CN202410986750.4

    申请日:2024-07-22

    IPC分类号: G01R31/00 G09G3/00 G01R27/26

    摘要: 本公开涉及测试技术领域,公开了一种电容的测试方法及装置,该方法为:分别为检测基板上各个像素点中的各个独立电容建立目标测试点位,基于目标测试点位分别测量各个独立电容的第一电容值,并基于第一电容值确定各个像素点中的各个独立电容是否合格,基于检测合格的像素点和关联像素点,确定检测合格的像素点的第二电容值和综合电容值,其中,关联像素点为与检测合格的像素点在检测基板的布局上有位置关联关系的像素点,基于第二电容值和综合电容值确定各像素点的综合电容是否合格,从而能够精确模拟出耦合电容的大小,进而确定各像素点的独立电容和综合电容是否合格,从而使不同像素点的电容值更加均衡。