-
公开(公告)号:CN109995381B
公开(公告)日:2022-09-13
申请号:CN201910280685.2
申请日:2019-04-09
Applicant: 合肥工业大学
IPC: H03M13/13
Abstract: 本发明公开了一种基于预判机制的极化码译码系统及其方法,其系统包括:查找表模块、控制模块、输入模块、对数似然比计算模块、路径度量值计算模块、排序模块;查找表模块用于计算满足列表宽度等于候选路径条件的层数;控制模块用于判断当前层数和每一层的分裂子节点;输入模块用于获取初始似然比;对数似然比计算模块用于计算对数似然比,路径度量值用于计算模块计算路径度量值,排序模块用于对路径度量值进行筛选,选出最小路径度量值。本发明能减少译码路径分裂、减少路径度量值的计算和筛选环节,从而能有效的减少计算量,降低延迟的同时降低功耗。
-
公开(公告)号:CN106060565B
公开(公告)日:2019-01-29
申请号:CN201610539014.X
申请日:2016-07-08
Applicant: 合肥工业大学
IPC: H04N19/593 , H04N19/176 , H04N19/426 , H04N19/423
Abstract: 本发明公开了一种应用于视频编解码的Planar预测电路及Planar预测方法;其特征包括移位器复用模块、状态机控制模块、加法器复用模块;移位器复用模块通过复用移位器得到资源的最大有效利用;状态机控制模块控制数据的传输和计算周期的跳转,来实现复用的效果;加法器复用模块通过两次复用达到资源的最大利用,从而降低了电路面积。本发明在实现了Planar预测算法功能的基础上,减少了电路工作面积、降低了电路的运算周期、并且提高了工作频率。
-
公开(公告)号:CN105898334B
公开(公告)日:2017-12-05
申请号:CN201610471667.9
申请日:2016-06-22
Applicant: 合肥工业大学
IPC: H04N19/70 , H04N19/593 , H04N19/463 , H04N19/103
Abstract: 本发明一种应用于视频编解码的DC预测电路和DC预测方法;其特征是包括加法器复用模块、中间值寄存器模块、状态自适应机控制模块;加法器复用模块通过复用加法器得到资源的最大有效利用;中间值寄存器模块通过把重要的中间值存储传递给下个周期作为输入,来减少重复计算;状态自适应机控制模块控制数据的传输和计算周期的跳转;本发明在实现了DC预测算法功能的基础上,能减少电路工作面积、降低电路的运算周期、增加工作频率并且提高计算的准确率。
-
公开(公告)号:CN110166354B
公开(公告)日:2021-03-30
申请号:CN201910438916.8
申请日:2019-05-24
Applicant: 合肥工业大学
IPC: H04L12/703 , H04L12/933 , H04L12/939
Abstract: 本申请公开了一种包含片上网络容错路由的数据处理系统,该数据处理系统包括:数据接收模块以及路由容错模块;数据接收模块用于获取外接发送设备上传的待处理数据,并将待处理数据记作源数据,发送源数据至路由容错模块;路由容错模块用于根据预设路由规则,建立第一传输路径和第二传输路径后,根据第一传输路径和第二传输路径同时传输源数据至外接处理设备。通过本申请中的技术方案,减少了数据路由过程中的传输时延和传输开销,提高了数据路由过程中的容错性,有利于实现数据的高可靠性传输。
-
公开(公告)号:CN110166354A
公开(公告)日:2019-08-23
申请号:CN201910438916.8
申请日:2019-05-24
Applicant: 合肥工业大学
IPC: H04L12/703 , H04L12/933 , H04L12/939
Abstract: 本申请公开了一种包含片上网络容错路由的数据处理系统,该数据处理系统包括:数据接收模块以及路由容错模块;数据接收模块用于获取外接发送设备上传的待处理数据,并将待处理数据记作源数据,发送源数据至路由容错模块;路由容错模块用于根据预设路由规则,建立第一传输路径和第二传输路径后,根据第一传输路径和第二传输路径同时传输源数据至外接处理设备。通过本申请中的技术方案,减少了数据路由过程中的传输时延和传输开销,提高了数据路由过程中的容错性,有利于实现数据的高可靠性传输。
-
公开(公告)号:CN106060565A
公开(公告)日:2016-10-26
申请号:CN201610539014.X
申请日:2016-07-08
Applicant: 合肥工业大学
IPC: H04N19/593 , H04N19/176 , H04N19/426 , H04N19/423
CPC classification number: H04N19/593 , H04N19/176 , H04N19/423 , H04N19/426
Abstract: 本发明公开了一种应用于视频编解码的Planar预测电路及Planar预测方法;其特征包括移位器复用模块、状态机控制模块、加法器复用模块;移位器复用模块通过复用移位器得到资源的最大有效利用;状态机控制模块控制数据的传输和计算周期的跳转,来实现复用的效果;加法器复用模块通过两次复用达到资源的最大利用,从而降低了电路面积。本发明在实现了Planar预测算法功能的基础上,减少了电路工作面积、降低了电路的运算周期、并且提高了工作频率。
-
公开(公告)号:CN105898334A
公开(公告)日:2016-08-24
申请号:CN201610471667.9
申请日:2016-06-22
Applicant: 合肥工业大学
IPC: H04N19/70 , H04N19/593 , H04N19/463 , H04N19/103
CPC classification number: H04N19/70 , H04N19/103 , H04N19/463 , H04N19/593
Abstract: 本发明一种应用于视频编解码的DC预测电路和DC预测方法;其特征是包括加法器复用模块、中间值寄存器模块、状态自适应机控制模块;加法器复用模块通过复用加法器得到资源的最大有效利用;中间值寄存器模块通过把重要的中间值存储传递给下个周期作为输入,来减少重复计算;状态自适应机控制模块控制数据的传输和计算周期的跳转;本发明在实现了DC预测算法功能的基础上,能减少电路工作面积、降低电路的运算周期、增加工作频率并且提高计算的准确率。
-
公开(公告)号:CN109995381A
公开(公告)日:2019-07-09
申请号:CN201910280685.2
申请日:2019-04-09
Applicant: 合肥工业大学
IPC: H03M13/13
Abstract: 本发明公开了一种基于预判机制的极化码译码系统及其方法,其系统包括:查找表模块、控制模块、输入模块、对数似然比计算模块、路径度量值计算模块、排序模块;查找表模块用于计算满足列表宽度等于候选路径条件的层数;控制模块用于判断当前层数和每一层的分裂子节点;输入模块用于获取初始似然比;对数似然比计算模块用于计算对数似然比,路径度量值用于计算模块计算路径度量值,排序模块用于对路径度量值进行筛选,选出最小路径度量值。本发明能减少译码路径分裂、减少路径度量值的计算和筛选环节,从而能有效的减少计算量,降低延迟的同时降低功耗。
-
公开(公告)号:CN109117258A
公开(公告)日:2019-01-01
申请号:CN201810818312.1
申请日:2018-07-24
Applicant: 合肥工业大学
IPC: G06F9/48
Abstract: 本发明公开了一种基于任务移动的多核系统静态任务调度方法,该方法包括:步骤S10,根据接收到的多个待执行任务,生成第一调度列表;步骤S20,根据待执行任务的数量,确定任务移动范围;步骤S30,选取任一待执行任务作为自由任务点,根据任务移动范围,移动自由任务点,生成第二调度列表;步骤S40,当判定第二调度列表符合任务约束条件时,将第二调度列表记作第一调度列表;步骤S50,发送第一调度列表;步骤S60,根据第一调度列表将待执行任务分别分配至多核系统中的各个内核中执行。通过本发明中的技术方案,有利于提高任务调度列表的调度效果,减少了任务调度的调度长度和任务执行过程中的整体执行时间,提高了多核微处理器的运算效率。
-
-
-
-
-
-
-
-