-
公开(公告)号:CN106993192B
公开(公告)日:2019-07-19
申请号:CN201710245822.X
申请日:2017-04-14
Applicant: 合肥工业大学
IPC: H04N19/593 , H04N19/176 , H04N19/42
Abstract: 本发明公开了一种应用于视频编解码帧内预测中角度预测电路及其预测方法,包括输入模块、地址模块、存储器模块、预测计算复用模块;输入模块和地址模块为外部参考数据向模块内输入的通道;存储器模块用于存储重建参考像素值和其他一些计算中用到的参考数据,用以降低电路中的计算规模;预测计算复用模块通过对其中移位器和加法器的多次复用,实现了资源的最大利用,从而降低了电路面积。本发明在实现帧内预测中角度预测算法的基础上,对预测方法进行了改进,对电路进行了优化,减小了电路面积、提高了电路的综合性能。
-
公开(公告)号:CN106993192A
公开(公告)日:2017-07-28
申请号:CN201710245822.X
申请日:2017-04-14
Applicant: 合肥工业大学
IPC: H04N19/593 , H04N19/176 , H04N19/42
CPC classification number: H04N19/593 , H04N19/176 , H04N19/42
Abstract: 本发明公开了一种应用于视频编解码帧内预测中角度预测电路及其预测方法,包括输入模块、地址模块、存储器模块、预测计算复用模块;输入模块和地址模块为外部参考数据向模块内输入的通道;存储器模块用于存储重建参考像素值和其他一些计算中用到的参考数据,用以降低电路中的计算规模;预测计算复用模块通过对其中移位器和加法器的多次复用,实现了资源的最大利用,从而降低了电路面积。本发明在实现帧内预测中角度预测算法的基础上,对预测方法进行了改进,对电路进行了优化,减小了电路面积、提高了电路的综合性能。
-
公开(公告)号:CN106060565A
公开(公告)日:2016-10-26
申请号:CN201610539014.X
申请日:2016-07-08
Applicant: 合肥工业大学
IPC: H04N19/593 , H04N19/176 , H04N19/426 , H04N19/423
CPC classification number: H04N19/593 , H04N19/176 , H04N19/423 , H04N19/426
Abstract: 本发明公开了一种应用于视频编解码的Planar预测电路及Planar预测方法;其特征包括移位器复用模块、状态机控制模块、加法器复用模块;移位器复用模块通过复用移位器得到资源的最大有效利用;状态机控制模块控制数据的传输和计算周期的跳转,来实现复用的效果;加法器复用模块通过两次复用达到资源的最大利用,从而降低了电路面积。本发明在实现了Planar预测算法功能的基础上,减少了电路工作面积、降低了电路的运算周期、并且提高了工作频率。
-
公开(公告)号:CN105898334A
公开(公告)日:2016-08-24
申请号:CN201610471667.9
申请日:2016-06-22
Applicant: 合肥工业大学
IPC: H04N19/70 , H04N19/593 , H04N19/463 , H04N19/103
CPC classification number: H04N19/70 , H04N19/103 , H04N19/463 , H04N19/593
Abstract: 本发明一种应用于视频编解码的DC预测电路和DC预测方法;其特征是包括加法器复用模块、中间值寄存器模块、状态自适应机控制模块;加法器复用模块通过复用加法器得到资源的最大有效利用;中间值寄存器模块通过把重要的中间值存储传递给下个周期作为输入,来减少重复计算;状态自适应机控制模块控制数据的传输和计算周期的跳转;本发明在实现了DC预测算法功能的基础上,能减少电路工作面积、降低电路的运算周期、增加工作频率并且提高计算的准确率。
-
公开(公告)号:CN106060565B
公开(公告)日:2019-01-29
申请号:CN201610539014.X
申请日:2016-07-08
Applicant: 合肥工业大学
IPC: H04N19/593 , H04N19/176 , H04N19/426 , H04N19/423
Abstract: 本发明公开了一种应用于视频编解码的Planar预测电路及Planar预测方法;其特征包括移位器复用模块、状态机控制模块、加法器复用模块;移位器复用模块通过复用移位器得到资源的最大有效利用;状态机控制模块控制数据的传输和计算周期的跳转,来实现复用的效果;加法器复用模块通过两次复用达到资源的最大利用,从而降低了电路面积。本发明在实现了Planar预测算法功能的基础上,减少了电路工作面积、降低了电路的运算周期、并且提高了工作频率。
-
公开(公告)号:CN105898334B
公开(公告)日:2017-12-05
申请号:CN201610471667.9
申请日:2016-06-22
Applicant: 合肥工业大学
IPC: H04N19/70 , H04N19/593 , H04N19/463 , H04N19/103
Abstract: 本发明一种应用于视频编解码的DC预测电路和DC预测方法;其特征是包括加法器复用模块、中间值寄存器模块、状态自适应机控制模块;加法器复用模块通过复用加法器得到资源的最大有效利用;中间值寄存器模块通过把重要的中间值存储传递给下个周期作为输入,来减少重复计算;状态自适应机控制模块控制数据的传输和计算周期的跳转;本发明在实现了DC预测算法功能的基础上,能减少电路工作面积、降低电路的运算周期、增加工作频率并且提高计算的准确率。
-
-
-
-
-