-
公开(公告)号:CN114140310B
公开(公告)日:2024-02-13
申请号:CN202111484430.1
申请日:2021-12-07
Applicant: 合肥工业大学
IPC: G06T1/00
Abstract: 本发明公开了一种基于DCT变换的数字水印硬件电路,包括:数字水印嵌入模块、数字水印提取模块、水印RAM、宿主RAM、提取RAM、嵌入RAM;其中,水印RAM存储水印数据并传给数字水印嵌入模块进行Arnold置乱处理,宿主RAM存储宿主图像的数据并传给水印嵌入模块进行2D‑DCT处理,嵌入RAM一方面会接收数字水印嵌入模块传输来的嵌入水印的数据,另一方面会把数据读取出来,并传输给数字水印提取模块,提取RAM用来接收数字水印提取模块提取出的水印数据。本发明旨在能够保证信息传输安全性的同时,提高工作频率和吞吐率。
-
公开(公告)号:CN116938444A
公开(公告)日:2023-10-24
申请号:CN202310588246.4
申请日:2023-05-19
Applicant: 合肥工业大学
IPC: H04L9/08
Abstract: 本发明公开了一种适用于CRYSTALS‑Dilithium签名算法的高效系数生成硬件结构,包括:LFSR模块、SHAKE128_256模块、Output_Trans模块、Config_Sampling模块、存储模块;其中,LFSR模块产生的初始数据,通过SHAKE128_256模块产生所需字节长度的多项式系数,并在Output_Trans模块进行位拆分后发送到Config_Sampling模块;Config_Sampling模块通过参数选择,分别配置成矩阵和列向量的采样模式,从而将采样后的多项式系数存入对应RAM。本发明旨在能高效的生成多项式系数,减少计算周期,从而能实现更高的吞吐量。
-
公开(公告)号:CN114140450B
公开(公告)日:2024-02-20
申请号:CN202111482298.0
申请日:2021-12-07
Applicant: 合肥工业大学
Abstract: 本发明公开了一种基于并行灰度线性拉伸和差值导向滤波的融合去雾电路,其中,输入RAM模块存储图像数据并传输给差值模块、移位寄存器阵列和灰度线性拉伸模块;差值模块将图像数据转换成通道差图像数据,移位寄存器阵列对图像数据与通道差图像数据进行移位和寄存,缓存器缓存通道差图像数据,差值导向滤波模块平滑噪声和保护边缘得到平缓图像数据,高升压滤波模块对平缓图像数据锐化得到锐化图像数据;并行灰度线性拉伸模块进行灰度化和线性拉伸得到高对比度图像数据;融合模块将锐化图像数据和高对比度图像数据按权重融合并将去雾的图像数据传输到输出RAM模块。本发明能提升融合去雾加速器的性能,加快处理速度,提高去雾效果。
-
公开(公告)号:CN117111883A
公开(公告)日:2023-11-24
申请号:CN202311145527.9
申请日:2023-09-06
Applicant: 合肥工业大学
Abstract: 本发明公开了一种基于Dilithium算法的多项式乘法器电路,包括NTT/INTT模块、逐点乘法模块、多项式RAM组;其中,多项式RAM组用来存储中间数据以及最终的多项式乘法运算结果,NTT/INTT模块对向量元素进行NTT变换,将向量元素转化的NTT域后并将数据写回至向量RAM组,逐点乘法模块对矩阵元素和NTT变换后的向量元素进行乘法运算并将计算结果存储至多项式RAM组,NTT/INTT模块对多项式RAM组的数据进行INTT变换,将多项式元素转化为常数域后并存储至多项式RAM组。本发明旨在确保硬件电路开销较小的同时,提高电路的吞吐量和减少计算周期。
-
公开(公告)号:CN114140450A
公开(公告)日:2022-03-04
申请号:CN202111482298.0
申请日:2021-12-07
Applicant: 合肥工业大学
Abstract: 本发明公开了一种基于并行灰度线性拉伸和差值导向滤波的融合去雾电路,其中,输入RAM模块存储图像数据并传输给差值模块、移位寄存器阵列和灰度线性拉伸模块;差值模块将图像数据转换成通道差图像数据,移位寄存器阵列对图像数据与通道差图像数据进行移位和寄存,缓存器缓存通道差图像数据,差值导向滤波模块平滑噪声和保护边缘得到平缓图像数据,高升压滤波模块对平缓图像数据锐化得到锐化图像数据;并行灰度线性拉伸模块进行灰度化和线性拉伸得到高对比度图像数据;融合模块将锐化图像数据和高对比度图像数据按权重融合并将去雾的图像数据传输到输出RAM模块。本发明能提升融合去雾加速器的性能,加快处理速度,提高去雾效果。
-
公开(公告)号:CN114140310A
公开(公告)日:2022-03-04
申请号:CN202111484430.1
申请日:2021-12-07
Applicant: 合肥工业大学
IPC: G06T1/00
Abstract: 本发明公开了一种基于DCT变换的数字水印硬件电路,包括:数字水印嵌入模块、数字水印提取模块、水印RAM、宿主RAM、提取RAM、嵌入RAM;其中,水印RAM存储水印数据并传给数字水印嵌入模块进行Arnold置乱处理,宿主RAM存储宿主图像的数据并传给水印嵌入模块进行2D‑DCT处理,嵌入RAM一方面会接收数字水印嵌入模块传输来的嵌入水印的数据,另一方面会把数据读取出来,并传输给数字水印提取模块,提取RAM用来接收数字水印提取模块提取出的水印数据。本发明旨在能够保证信息传输安全性的同时,提高工作频率和吞吐率。
-
-
-
-
-