基于阵列自由度扩展欠采样的频谱感知和DOA估计方法

    公开(公告)号:CN118449637A

    公开(公告)日:2024-08-06

    申请号:CN202410418010.0

    申请日:2024-04-09

    摘要: 本发明涉及基于阵列自由度扩展欠采样的信号频谱感知和DOA估计方法,属于信号处理技术领域。旨在解决现有欠采样的频谱测量与到达方向估计方法通道数多、无法应对相干信号和模糊信源的问题。包括利用接收结构进行采样,获得每通道采样值;利用网格分辨率定义与网格索引的电子角相对应的信号;将频谱分解为多个子频带;整合信息表示为一个列向量;组合阵元的采样数据,计算感知矩阵;计算信号频谱支持集和电子角的网格索引;重构信号所在的子频段频谱,重构信号频谱,计算信号功率谱,得到信号的载频;计算DOA;重复步骤步骤五~步骤七,得到目标信号的子带频谱、载频和DOA。以降低欠采样频谱感知和DOA估计所需阵元数和通道数,有重要的实际应用意义。

    基于MWC的射频信号频谱感知系统和方法

    公开(公告)号:CN115242319B

    公开(公告)日:2024-06-18

    申请号:CN202210671386.3

    申请日:2022-06-15

    摘要: 基于MWC的射频信号频谱感知系统和方法,涉及信号采样领域。针对现有技术在实现MWC的硬件过程中,由于器件的非理想性、通道响应、时延效应等现实因素会使得结果偏离压缩采样理论,造成信号重构的不理想的问题,本发明提供的技术方案为:被测射频MWC信号传输系统,所述系统包括:随机序列装置、ADC模块、功能装置和射频调制通道;所述随机序列装置用于向所述功能装置发送混频信号;所述功能装置将所述混频信号输出为单端信号;所述射频调制通道用于调制所述被测射频MWC信号与所述单端信号,并将调制后的信号发送至所述ADC模块;所述ADC模块将所述调制信号进行模数转化后作为所述系统的输出信号。适用于应用在MWC硬件实现中。

    基于随机解调和有限新息率的脉冲串信号欠采样方法

    公开(公告)号:CN109889231B

    公开(公告)日:2021-03-02

    申请号:CN201910105414.3

    申请日:2019-02-01

    IPC分类号: H03M1/12 H04B1/7163 H04L25/03

    摘要: 本发明提供基于随机解调和有限新息率的脉冲串信号欠采样方法,信号处理技术领域。本发明首先生成被测脉冲串信号和伪随机序列;然后对被测脉冲串信号和伪随机序列进行随机解调:采用乘法器将被测脉冲串信号和伪随机序列进行混频,得到混频后的信号;采用低通滤波器对混频后的信号进行滤波,得到滤波后的信号;采用数据采集卡对滤波后的信号均匀采样得到样本;最后进行参数估计:利用获得的样本估计被测脉冲串信号中的幅值参数和时延参数。本发明解决了现有脉冲串信号欠采样技术需要根据具体的输入信号单独设计采样结构,导致系统的通用性较差的问题。本发明可用于脉冲串信号欠采样。

    一种基于FRI采样的时延多普勒参数联合估计方法

    公开(公告)号:CN111830477A

    公开(公告)日:2020-10-27

    申请号:CN202010550129.5

    申请日:2020-06-16

    IPC分类号: G01S7/41 G01S7/539

    摘要: 本发明是一种基于FRI采样的时延多普勒参数联合估计方法。本发明属于信号处理技术领域,本发明根据脉冲重复周期,确定待采样的脉冲多普勒信号;对确定的待采样的脉冲多普勒信号进行FRI采样,获取傅里叶系数;基于SCS模型,对得到的傅里叶系数进行变量代换,确定时延参数;根据变量代换后的傅里叶系数的对称性,采用相同的方法确定多普勒参数;根据时延参数和多普勒参数,确定计算时延参数方程的复数系数,并根据计算的复数系数和多普勒参数,确定幅值参数,进行幅值参数、时延参数和多普勒参数的配对,完成联合估计。本发明利用FRI采样结构,直接采样信号的傅里叶系数,突破了信号带宽的限制,大大降低了信号的采样率。

    基于反馈结构的多谐波信号欠采样方法及系统

    公开(公告)号:CN108169561B

    公开(公告)日:2020-06-09

    申请号:CN201711436042.X

    申请日:2017-12-26

    IPC分类号: G01R23/16

    摘要: 本发明公开了基于反馈结构的多谐波信号欠采样方法及系统,涉及通信信号处理领域。基于反馈结构的多谐波信号欠采样系统由两个串行的采样通道组成:主采样通道和反馈采样通道。对于K个频率成份的多谐波信号,主采样通道获取2K个样本后,采用Prony算法估计频率参数和幅值参数的可能解组合;根据估计结果生成反馈通道的采样率;反馈采样通道获取2K个样本后,同样采用Prony算法估计频率参数和幅值参数的可能解组合;利用两个通道的估计结果,联合确定信号的频率和幅值参数。本发明仅需要4K个样本即可解决频率混叠和镜像频率混叠问题,且参数估计精度高、鲁棒性强。

    一种基于多通道延时的多谐波信号欠采样方法

    公开(公告)号:CN111224672A

    公开(公告)日:2020-06-02

    申请号:CN202010047641.8

    申请日:2020-01-16

    IPC分类号: H03M7/30 G01R23/16

    摘要: 本发明公开了一种基于多通道延时的多谐波信号欠采样方法。步骤1:初始化;步骤2:多谐波信号x(t)经过分流后,分别进入N'个并行的采样通道,每个通道的采样点数为N;步骤3:联合各个采样通道的采样数据构造自相关矩阵Rxx,并利用ESPRIT方法估计出各通道采样信号参数cm和一组频率参数 步骤4:通过估计的参数cm、各通道的采样时延τ,并利用ESPRIT方法,估计出信号幅值am以及另一组频率参数 步骤5:通过估计的两组最小频率和 利用闭合形式鲁棒中国余数定理重构出2K个频率参数 利用采样率参数筛选出正确K个频率参数 本发明用以解决实数域多谐波信号欠采样出现的频率混叠、镜像频率混叠问题。

    一种用于调制宽带转换器的非理想滤波器的补偿方法

    公开(公告)号:CN106788334B

    公开(公告)日:2019-10-22

    申请号:CN201611119093.5

    申请日:2016-12-07

    IPC分类号: H03H17/02

    摘要: 一种用于调制宽带转换器的非理想滤波器的补偿方法,涉及信号处理领域,具体涉及一种针对调制宽带转换器硬件系统的滤波器的补偿方法。为了解决实际的低通滤波器与理想低通滤波器之间的非理想差异使得信号的理想重构难以实现的问题,本发明首先结合理想滤波器采样频率得到理想滤波器情况下每个通道的采样点数,并根据非理想滤波器采样频率和采样时长得到实际情况下每个通道的采样点数;获得非理想滤波器在支持集的频点处的频响特性,并确定物理硬件系统采样数据需要补偿的频点位置,然后计算傅立叶补偿系数并进行非理想滤波器的傅立叶系数补偿,最后进行逆离散傅里叶变换得到补偿后的数据。本发明适用于调制宽带转换器硬件系统的滤波器的补偿。

    一种雷达回波信号的采样方法及重构方法

    公开(公告)号:CN106772270B

    公开(公告)日:2019-08-23

    申请号:CN201710027555.9

    申请日:2017-01-16

    IPC分类号: G01S7/32

    摘要: 一种雷达回波信号的采样方法及重构方法,属于雷达信号处理技术领域,解决了因雷达信号带宽大而造成的现有奈奎斯特采样雷达采样速率过高和采样数据过多的问题。所述采样方法通过两路交错调制的雷达回波信号获取原雷达回波信号的一个傅里叶系数实部,并利用多通道获取原雷达回波信号在多个频带下的多个傅里叶系数实部,从而构成傅里叶系数实部集合;所述重构方法利用雷达回波信号的傅里叶系数实部以及雷达基脉冲的实部和虚部,通过时域网格化处理将雷达回波信号的重构问题转化为最小L0范数问题,并采用OMP算法求得幅值参数向量的稀疏解,进而估计出雷达回波信号的时延参数和幅值参数。本发明适用于对雷达回波信号进行采样和重构。

    用于调制宽带转换器的高速伪随机序列发生器及发生方法

    公开(公告)号:CN105404495B

    公开(公告)日:2017-11-17

    申请号:CN201510689510.9

    申请日:2015-10-21

    IPC分类号: G06F7/58

    摘要: 用于调制宽带转换器的高速伪随机序列发生器及发生方法,属于伪随机序列产生领域。解决了现有调制宽带转换器系统结构简单与所需周期伪随机序列的跳变频率无法兼容的问题。它包括FPGA、N个并串转换模块、N个差分‑单端平衡变压器和高速时钟模块;FPGA,用于接收CLK的8分频信号,在CLK的8分频信号的触发下,生成N路不同的并行随机序列,同时发送时钟控制信号、N路不同的并行随机序列和N路相同的同步差分控制信号;每个差分‑单端平衡变压器,用于接收串行差分信号,将串行差分信号变换为单端串行信号,每一个单端串行信号为以时钟信号的跳变频率在{‑1,+1}间交替变化的周期伪随机序列。它主要用于产生伪随机序列。

    一种利用PCI主模式实现板卡间数据交互的方法

    公开(公告)号:CN105045704B

    公开(公告)日:2017-11-03

    申请号:CN201510354428.0

    申请日:2015-06-24

    IPC分类号: G06F11/34 G06F13/362

    摘要: 一种利用PCI主模式实现板卡间数据交互的方法,本发明可以实现同一总线上不同板卡间的数据访问或者对总线上专用存储板卡的数据读取,进而可以解决在一些测试场合中,因上位机软件同步或组帧而造成的数据延时大,不稳定等问题。主模式功能的实现主要在于主模式板卡硬件设计、本地总线端相关逻辑设计以及对桥接芯片PCI9054的配置。利用FPGA与PCI9054相结合的方式,完成了本地总线端PCI接口硬件及逻辑设计,可以较为完善的实现主模式下数据传输功能。可应用于通信、测控等领域,且系统中板卡间数据交互实时性要求较高的场合。利用PCI总线优势,实现PCI主模式设计,提高测试板卡之间数据交互的实时性,性能稳定,具有较好的拓展性。