基于FPGA和DSP的视频图像处理延迟动态调节系统

    公开(公告)号:CN117857722A

    公开(公告)日:2024-04-09

    申请号:CN202311852790.1

    申请日:2023-12-28

    IPC分类号: H04N5/445 H04N5/265 H04N5/04

    摘要: 本发明公开了基于FPGA和DSP的视频图像处理延迟动态调节系统,涉及视频图像处理技术领域,其技术方案要点是:包括第一DSP模块、第二DSP模块和FPGA,FPGA包括CML接收模块、OSD模块、PAL输出模块、图像预处理模块和延迟调节模块;第一DSP模块包括跟踪分析单元和通道调节单元;延迟调节模块,用于采集OSD模块中每帧图像进行字符叠加处理时的第一处理时间以及跟踪分析单元中每帧图像进行目标跟踪分析时的第二处理时间,并生成通道调节命令;通道调节单元,配置有多个并行且传输延迟不同的传输通道,用于依据通道调节命令选取一个传输通道将图像传输至跟踪分析单元。本发明有效提高了视频图像处理的工作效率。

    基于Telnet协议的服务器状态查询方法及介质

    公开(公告)号:CN117768233B

    公开(公告)日:2024-07-23

    申请号:CN202311852758.3

    申请日:2023-12-28

    摘要: 本发明网络通信技术领域,具体涉及一种基于Telnet协议的服务器状态查询装置、方法及介质,方法包括当Telnet客户端发送数据时,第一安全模块对数据进行加密和压缩;当Telnet客户端接收数据时,第一安全模块对数据进行解压缩和解密;当Telnet服务器发送数据时,第二安全模块对数据进行加密和压缩;当Telnet服务器接收数据时,第二安全模块对数据进行解压缩和解密;本发明通过在客户端和服务器端配置安全模块,实施加密和压缩,大大增强了数据传输的安全性;通过对称加密算法和椭圆曲线加密算法的应用,使得传输的数据难以被截获和解析,有效避免了数据泄露和篡改的风险;通过量化和编码技术优化的数据压缩过程,提高了数据处理的精确性和效率。

    基于FPGA和DSP的视频图像处理延迟动态调节系统

    公开(公告)号:CN117857722B

    公开(公告)日:2024-06-18

    申请号:CN202311852790.1

    申请日:2023-12-28

    IPC分类号: H04N5/445 H04N5/265 H04N5/04

    摘要: 本发明公开了基于FPGA和DSP的视频图像处理延迟动态调节系统,涉及视频图像处理技术领域,其技术方案要点是:包括第一DSP模块、第二DSP模块和FPGA,FPGA包括CML接收模块、OSD模块、PAL输出模块、图像预处理模块和延迟调节模块;第一DSP模块包括跟踪分析单元和通道调节单元;延迟调节模块,用于采集OSD模块中每帧图像进行字符叠加处理时的第一处理时间以及跟踪分析单元中每帧图像进行目标跟踪分析时的第二处理时间,并生成通道调节命令;通道调节单元,配置有多个并行且传输延迟不同的传输通道,用于依据通道调节命令选取一个传输通道将图像传输至跟踪分析单元。本发明有效提高了视频图像处理的工作效率。

    基于Telent协议的服务器状态查询装置、方法及介质

    公开(公告)号:CN117768233A

    公开(公告)日:2024-03-26

    申请号:CN202311852758.3

    申请日:2023-12-28

    摘要: 本发明网络通信技术领域,具体涉及一种基于Telent协议的服务器状态查询装置、方法及介质,方法包括当Telnet客户端发送数据时,第一安全模块对数据进行加密和压缩;当Telnet客户端接收数据时,第一安全模块对数据进行解压缩和解密;当Telnet服务器发送数据时,第二安全模块对数据进行加密和压缩;当Telnet服务器接收数据时,第二安全模块对数据进行解压缩和解密;本发明通过在客户端和服务器端配置安全模块,实施加密和压缩,大大增强了数据传输的安全性;通过对称加密算法和椭圆曲线加密算法的应用,使得传输的数据难以被截获和解析,有效避免了数据泄露和篡改的风险;通过量化和编码技术优化的数据压缩过程,提高了数据处理的精确性和效率。