一种基于V流程的稳控系统数字化建模和验证装置及方法

    公开(公告)号:CN118502262A

    公开(公告)日:2024-08-16

    申请号:CN202410226807.0

    申请日:2024-02-29

    IPC分类号: G05B17/02

    摘要: 本发明公开了一种基于V流程的稳控系统数字化建模和验证装置及方法,建模和验证装置包括稳控功能单元模块、稳控装置模型和稳控系统模型;本发明的方法为,基于V流程将稳控系统数字化建模和验证工作划分为不同阶段,包括:建模需求、要素分析、稳控装置模型设计、稳控系统模型设计、稳控功能单元模块、稳控装置模型集成及验证、稳控系统模型集成及验证、一二次联合模型验证,明确每个阶段的输入、输出和功能逻辑,并在每个阶段进行有效的测试和验证,提高模型的准确性和可靠性,减少模型优化迭代次数,加快模型的开发速度,降低开发风险和成本。

    一种基于FPGA的同步时钟管理模块

    公开(公告)号:CN107577140A

    公开(公告)日:2018-01-12

    申请号:CN201710824955.2

    申请日:2017-09-14

    IPC分类号: G04G7/00

    摘要: 本发明公开了一种基于FPGA的同步时钟管理模块,属于电力系统及其自动化技术领域。本发明包括B码解析子模块、自同步RTC子模块、自同步采样脉冲输出子模块和接口管理子模块,各子模块集成在一块FPGA中且B码解析子模块、自同步RTC子模块及自同步采样脉冲输出子模块均能够独立使能。本发明集B码解析子模块、自同步RTC子模块、自同步采样脉冲输出子模块于一体,三大模块可分别使能,能够为电力系统继电保护及安全自动装置的同步时钟管理提供完整解决方案,灵活适用于多种系统实现方式,降低装置CPU处理时钟管理的计算开销,降低软件复杂度,提高装置整体可靠性。