-
公开(公告)号:CN105320211A
公开(公告)日:2016-02-10
申请号:CN201510753083.6
申请日:2015-11-06
IPC分类号: G06F1/04
摘要: 本发明提供一种考虑时钟停振情况的无毛刺切换时钟管理电路,所述时钟管理电路,包括:考虑时钟停振情况的时钟切换电路、时钟停振检测电路和永不停振时钟切换电路;所述考虑时钟停振情况的时钟切换电路分别与所述时钟停振检测电路和所述永不停振时钟切换电路相连。本发明可以在高频时钟出现停振情况时自动切换到RC时钟,而不会导致系统因时钟信号丢失而停止工作。
-
公开(公告)号:CN106843023A
公开(公告)日:2017-06-13
申请号:CN201510883570.4
申请日:2015-12-03
IPC分类号: G05B19/042
CPC分类号: G05B19/042 , G05B2219/25314
摘要: 本发明提供一种基于FPGA的电力数据采集系统,所述系统包括FPGA模块、模拟量数据采集模块、网络模块、EEPROM模块和开关量采集模块;所述模拟量数据采集模块用于将模拟输入信号处理后传送给所述FPGA模块;所述开关量采集模块用于将开关量信号处理后传送给所述FPGA模块;所述FPGA模块用于处理所述模拟输入信号和所述开关量信号;所述EEPROM模块用于存储所述网络模块的配置信息,所述网络模块用于实现系统和外界传输数据。本发明采用FPGA为主控器件,大大提高了数据采集的速度和A/D转换的精度,该系统具有设计简单、成本低、功耗低和体积小等特点,可以根据不同的要求进行现场修改,增大了系统设计的成功率和灵活性。
-
公开(公告)号:CN106557057A
公开(公告)日:2017-04-05
申请号:CN201510634179.0
申请日:2015-09-29
IPC分类号: G05B19/048 , H02G1/02
CPC分类号: G05B19/048 , H02G1/02
摘要: 本发明涉及一种输电线路智能巡检预警支撑系统,所述系统包括:至少1个杆塔终端、至少1个无人机、与无人机对应的集中器、光纤通信网和后台主机;所述杆塔终端、与所述无人机对应的输电线路物联网集中器和后台主机分别与所述光纤通信网连接,所述无人机与所述与无人机对应的集中器连接,所述无人机与所述后台主机连接;本发明提供的系统通过集成无人机技术,图像处理和目标识别技术,光纤通信网络,杆塔终端系统和后台主机系统,采集并处理监测数据,对监测到的异常状况予以告警,从而满足巡检工作的要求。
-
公开(公告)号:CN105024804A
公开(公告)日:2015-11-04
申请号:CN201510316407.X
申请日:2015-06-10
IPC分类号: H04L9/06
摘要: 本发明涉及一种高效可配的对称密钥装置及方法,所述装置包括总线接口,寄存器,逻辑控制器和核心运算器;所述总线接口分别与寄存器与核心运算器连接,所述寄存器与逻辑控制器连接,所示逻辑控制器与核心运算器连接;本发明的秘钥算法装置根据各算法的特点,充分分析算法的运算逻辑并进行拆分,使用基础运算单元可重构方法将各个算法高效地实现在同一运算核心模块上。该架构可以满足用户对于多种对称密钥算法高效可配的使用需求,并且具有很好的扩展性,便于新的对称密钥算法的进一步重构实现。
-
公开(公告)号:CN104810794A
公开(公告)日:2015-07-29
申请号:CN201510243443.8
申请日:2015-05-13
IPC分类号: H02H7/04
摘要: 本发明提出一种基于FPGA的复压过流保护方法,所述方法包括(1)计算复压过流保护;(2)采用上位机定值匹配;(3)采用移位乘除法;(4)采用状态机分时复用;(5)测试复压过流保护。本发明采用基于FPGA的硬件平台,利用FPGA高速并行计算提高硬件保护逻辑的处理速度,保证动作的安全性和可靠性。采用上位机定值匹配技术,在保证高精度的同时,大幅减少运算复杂度和运算量,提高运算速度。采用移位乘除法减少乘法器和除法器的使用,提高资源利用率。采用状态机设计方法,将乘法器、加法器、比较器的资源进行分时复用,大幅提高硬件资源的利用率。
-
公开(公告)号:CN106817435A
公开(公告)日:2017-06-09
申请号:CN201510873942.5
申请日:2015-12-02
CPC分类号: H04L61/2007 , H04L61/2092 , H04L67/104
摘要: 本发明提供一种基于自协商IP地址的通信设计方法,所述方法包括:两个设备分别产生一个随机数并与对方交换;两设备把自身产生的随机数与接受到的随机数分别计算,得到的新的数值,分别记为A和B;若A、B相同,则两设备重新产生随机数,并计算直至A和B不同;通知对方随机数交换完成;生成本设备的IP地址和对方设备的IP地址,将两个地址分别存储到各自的BUF中;两设备中主动发起通信的一端,读取BUF中本设备IP地址和对方设备的IP地址,替换通信数据包中目的IP和源IP地址。本发明可以解决在点对点的两个设备通过TCP/IP协议进行通信时必须手动设置IP地址的困难,减少了操作复杂度,尤其提高了需要在不同网络环境进行切换的通信设备的使用方便程度。
-
公开(公告)号:CN104810791A
公开(公告)日:2015-07-29
申请号:CN201510240664.X
申请日:2015-05-13
IPC分类号: H02H3/26
摘要: 本发明提出一种基于FPGA的差动保护方法,所述方法包括(1)计算差动保护;(2)同相通道采样;(3)采用上位机定值匹配;(4)采用移位乘除法;(5)采用状态机分时复用;(6)测试变压器的比率制动特性。本发明利用FPGA高速并行计算提高硬件保护逻辑的处理速度,保证动作的安全性和可靠性。采用同相通道采样技术,保证差动保护两端电流偏离的同步性,减少动作误差,保证动作精度;采用上位机定值匹配技术,在保证高精度的同时,大幅减少运算复杂度和运算量,提高运算速度。采用移位乘除法减少乘法器和除法器的使用,提高资源利用率。采用状态机设计方法,将乘法器、加法器、比较器的资源进行分时复用,大幅提高硬件资源的利用率。
-
公开(公告)号:CN106843023B
公开(公告)日:2019-08-06
申请号:CN201510883570.4
申请日:2015-12-03
IPC分类号: G05B19/042
摘要: 本发明提供一种基于FPGA的电力数据采集系统,所述系统包括FPGA模块、模拟量数据采集模块、网络模块、EEPROM模块和开关量采集模块;所述模拟量数据采集模块用于将模拟输入信号处理后传送给所述FPGA模块;所述开关量采集模块用于将开关量信号处理后传送给所述FPGA模块;所述FPGA模块用于处理所述模拟输入信号和所述开关量信号;所述EEPROM模块用于存储所述网络模块的配置信息,所述网络模块用于实现系统和外界传输数据。本发明采用FPGA为主控器件,大大提高了数据采集的速度和A/D转换的精度,该系统具有设计简单、成本低、功耗低和体积小等特点,可以根据不同的要求进行现场修改,增大了系统设计的成功率和灵活性。
-
公开(公告)号:CN104810791B
公开(公告)日:2019-04-05
申请号:CN201510240664.X
申请日:2015-05-13
IPC分类号: H02H3/26
摘要: 本发明提出一种基于FPGA的差动保护方法,所述方法包括(1)计算差动保护;(2)同相通道采样;(3)采用上位机定值匹配;(4)采用移位乘除法;(5)采用状态机分时复用;(6)测试变压器的比率制动特性。本发明利用FPGA高速并行计算提高硬件保护逻辑的处理速度,保证动作的安全性和可靠性。采用同相通道采样技术,保证差动保护两端电流偏离的同步性,减少动作误差,保证动作精度;采用上位机定值匹配技术,在保证高精度的同时,大幅减少运算复杂度和运算量,提高运算速度。采用移位乘除法减少乘法器和除法器的使用,提高资源利用率。采用状态机设计方法,将乘法器、加法器、比较器的资源进行分时复用,大幅提高硬件资源的利用率。
-
公开(公告)号:CN106445569A
公开(公告)日:2017-02-22
申请号:CN201510478522.7
申请日:2015-08-06
IPC分类号: G06F9/445
摘要: 本发明涉及一种Vxworks操作系统的嵌入式装置的启动方法及系统,包括:读取存储器中的启动文件;嵌入式装置初始化;判断所述初始化是否完毕:如果初始化完毕,就进入到主函数,并且设置启动参数;如果初始化没有完成,则进入不到主函数,嵌入式装置启动失败;当所述初始化完毕后,读取存储器中的镜像文件;加载VxWorks系统。本发明技术方案启动时占用空间小,降低硬件成本,简化启动程序等优点。
-
-
-
-
-
-
-
-
-