采用双指令集的32位嵌入式微处理器

    公开(公告)号:CN1216327C

    公开(公告)日:2005-08-24

    申请号:CN03116913.9

    申请日:2003-05-15

    申请人: 复旦大学

    IPC分类号: G06F9/30 G06F9/38

    摘要: 本发明为一种采用新体系结构的32位嵌入式微处理器,能够处理本地RISC指令和Java卡虚拟机两套指令集。它由取指单元、指令cache、指令译码电路、指令折叠电路、通用寄存器组、数据运算单元、内存单元、前推电路、异常处理单元等部分构成。其中,指令cache和指令折叠电路仅在执行Java卡虚拟机指令时有效,与此同时,通用寄存器组映射为堆栈cache。本发明中的微处理器可以同时支持两套指令集,并且之间能够方便的进行无缝切换,而电路面积与传统不支持Java卡虚拟机的处理器相比,增加不到20%。

    采用两级内容寻址寄存器比较的低功耗快表

    公开(公告)号:CN1605993A

    公开(公告)日:2005-04-13

    申请号:CN200410067586.X

    申请日:2004-10-28

    申请人: 复旦大学

    IPC分类号: G06F12/02 G11C8/00

    CPC分类号: Y02D10/13

    摘要: 本发明属于集成电路技术领域,具体为一种采用两级内容寻址寄存器(CAM)比较的低功耗快表(TLB)。主要由64路CAM阵列(64×29比特的CAM单元)和64路SRAM阵列(64×22比特的SRAM单元)以及最后的输出灵敏放大器组成。其中采用改进的CAM单元以省去预充电时的位线转换功耗;用NMOS管充电、PMOS放电来降低CAM单元Match线上的电压摆幅;采用两级CAM串连比较,以大幅减少每次比较的CAM单元数。本发明的两级CAM比较的TLB与传统TLB相比,功耗大大地降低。

    采用两级内容寻址寄存器比较的低功耗快表

    公开(公告)号:CN1288567C

    公开(公告)日:2006-12-06

    申请号:CN200410067586.X

    申请日:2004-10-28

    申请人: 复旦大学

    IPC分类号: G06F12/02 G11C8/00

    CPC分类号: Y02D10/13

    摘要: 本发明属于集成电路技术领域,具体为一种采用两级内容寻址寄存器(CAM)比较的低功耗快表(TLB)。主要由64路CAM阵列(64×29比特的CAM单元)和64路SRAM阵列(64×22比特的SRAM单元)以及最后的输出灵敏放大器组成。其中采用改进的CAM单元以省去预充电时的位线转换功耗;用NMOS管充电、PMOS放电来降低CAM单元Match线上的电压摆幅;采用两级CAM串连比较,以大幅减少每次比较的CAM单元数。本发明的两级CAM比较的TLB与传统TLB相比,功耗大大的降低。

    高速低功耗电流灵敏放大器

    公开(公告)号:CN100395843C

    公开(公告)日:2008-06-18

    申请号:CN200510026403.4

    申请日:2005-06-02

    申请人: 复旦大学

    IPC分类号: G11C11/419 G11C7/00

    摘要: 本发明属于集成电路技术领域,具体为一种针对嵌入式静态随机存储器(EmbeddedSRAM)的电流灵敏放大器(Current-mode Sense Amplifier)。主要由位线箝位电路、一对交叉耦合CMOS反相器、均衡电路以及输入输出缓冲器构成。该灵敏放大器既可以实现对SRAM单元的读操作,也可以实现写操作,且在读写过程中均利用差分电流信号,而非传统的差分电压信号,因此在工作过程中位线的电压摆幅很小,有效地降低了存储器的读出、写入功耗。仿真结果表明,灵敏放大器的延时对位线电容变化不敏感。

    高速低功耗电流灵敏放大器

    公开(公告)号:CN1716448A

    公开(公告)日:2006-01-04

    申请号:CN200510026403.4

    申请日:2005-06-02

    申请人: 复旦大学

    IPC分类号: G11C11/419 G11C7/00

    摘要: 本发明属于集成电路技术领域,具体为一种针对嵌入式静态随机存储器(Embedded SRAM)的电流灵敏放大器(Current-mode Sense Amplifier)。主要由位线箝位电路、交叉耦合反相器、均衡电路以及输入输出缓冲器构成。该灵敏放大器既可以实现对SRAM单元的读操作,也可以实现写操作,且在读写过程中均利用差分电流信号,而非传统的差分电压信号,因此在工作过程中位线的电压摆幅很小,有效地降低了存储器的读出、写入功耗。仿真结果表明,灵敏放大器的延时对位线电容变化不敏感。

    采用双指令集的32位嵌入式微处理器

    公开(公告)号:CN1450450A

    公开(公告)日:2003-10-22

    申请号:CN03116913.9

    申请日:2003-05-15

    申请人: 复旦大学

    IPC分类号: G06F9/30 G06F9/38

    摘要: 本发明为一种采用新体系结构的32位嵌入式微处理器,能够处理本地RISC指令和Java卡虚拟机两套指令集。它由取指单元、指令cache、指令译码电路、指令折叠电路、通用寄存器组、数据运算单元、内存单元、前推电路、异常处理单元等部分构成。其中,指令cache和指令折叠电路仅在执行Java卡虚拟机指令时有效,与此同时,通用寄存器组映射为堆栈cache。本发明中的微处理器可以同时支持两套指令集,并且之间能够方便的进行无缝切换,而电路面积与传统不支持Java卡虚拟机的处理器相比,增加不到20%。