从背景图片中对手写体字符进行分割的方法

    公开(公告)号:CN102663388B

    公开(公告)日:2014-01-08

    申请号:CN201210083443.2

    申请日:2012-03-27

    Applicant: 复旦大学

    Abstract: 本发明属模式识别技术领域,具体为从背景图片中对手写体字符进行分割的方法。本发明先进行文字、背景分离预处理,即通过对背景图片与合成图片的对比进行分离,并产生仅含所写字符的图片文件,建立图片文件采用图像句柄的方式。在分离时,首先为背景图片开辟一块独立的存储空间,在动态书写的过程中为合成的位图开辟另一块独立的存储空间,在书写过程完成之后将先后开辟的两块存储空间中的图像信息进行比对,将二者的差异归结为字符信息。对手写体字符进行分割时,以行列嵌套扫描结合动态阈值设定的方式来分别确定目标图像的边界信息,然后进行单个字符的分割。本发明的手写体字符的任意行分割方法,可满足特定人群的需求。

    一种实现混合基FFT末级重排序的映射迭代方法

    公开(公告)号:CN102708092B

    公开(公告)日:2016-01-20

    申请号:CN201210157944.0

    申请日:2012-05-21

    Applicant: 复旦大学

    Abstract: 本发明属数字集成电路与系统技术领域,具体涉及实现混合基FFT末级重排序的映射迭代方法。FFT的末级重排序模块是保证采用DIF-FFT情况下实现队列顺序输出的必要环节。以往对于这一问题的处理普遍采用bit-reversal方法,但其受限于输入点数必须满足 ,不具备一般性。本发明针对这一情况提出了基于映射迭代的方法,实现了对于输入点数是2的整数次幂时序列的自然顺序输出,对于任意输入点数满足是非零自然数的混合基的方式分解的FFT给出统一的重排序方法。

    基于FPGA的8位复杂指令集中央处理器

    公开(公告)号:CN102866982A

    公开(公告)日:2013-01-09

    申请号:CN201210340014.9

    申请日:2012-09-14

    Applicant: 复旦大学

    Abstract: 本发明属FPGA嵌入式系统技术领域,具体为一种基于FPGA的8位复杂指令集中央处理器。系统整个CPU核由以下基本部件组成:寄存器组、时序控制模块、数据通路模块;系统主时钟由片外晶振统一提供,后续模块所需的同步时钟也由该时钟经过分频、相移给出;时序控制模块负责对IP核的各子模块进行时序控制,确保读写数据不发生冲突;寄存器组对读、写数据进行暂存;数据通路模块负责硬件模块间数据流的走向控制及基本的运算操作。本发明采用状态机对指令系统进行统一的描述,令数据流的走向明确、清晰;同时,本发明涵盖了一款编译器,逐条汇编指令通过仿真验证,为硬件系统准确接收二进制码流提供了保证。

    从背景图片中对手写体字符进行分割的方法

    公开(公告)号:CN102663388A

    公开(公告)日:2012-09-12

    申请号:CN201210083443.2

    申请日:2012-03-27

    Applicant: 复旦大学

    Abstract: 本发明属模式识别技术领域,具体为从背景图片中对手写体字符进行分割的方法。本发明先进行文字、背景分离预处理,即通过对背景图片与合成图片的对比进行分离,并产生仅含所写字符的图片文件,建立图片文件采用图像句柄的方式。在分离时,首先为背景图片开辟一块独立的存储空间,在动态书写的过程中为合成的位图开辟另一块独立的存储空间,在书写过程完成之后将先后开辟的两块存储空间中的图像信息进行比对,将二者的差异归结为字符信息。对手写体字符进行分割时,以行列嵌套扫描结合动态阈值设定的方式来分别确定目标图像的边界信息,然后进行单个字符的分割。本发明的手写体字符的任意行分割方法,可满足特定人群的需求。

    0~10MHz程控宽带运算放大器

    公开(公告)号:CN102882480A

    公开(公告)日:2013-01-16

    申请号:CN201210241933.0

    申请日:2012-07-13

    Applicant: 复旦大学

    Abstract: 本发明属于自动控制技术领域,具体为一种0~10MHz程控宽带放大器。该程控宽带放大器采用多级级联的方式,整条多级放大链路由前级、中级、程控放大电路、D/A转换器、单片机、反相器、末级功率放大电路、二极管峰值检波电路组成,其中,程控放大电路放置在前级与中级放大电路之间;二极管峰值检波电路连接于中级放大电路之后;单片机连接于二极管峰值检波电路与D/A转换器之间,反相器连接于D/A转换器与程控放大电路之间;本发明能够对从直流信号到10MHz带宽内的交流小信号进行0~60dB稳定放大及增益可控调节,并且由末级功率放大实现对50Ω负载的驱动,可广泛适用于自动控制仪表、医疗电子仪器、电子测量仪器等。

    一种实现混合基FFT末级重排序的映射迭代算法

    公开(公告)号:CN102708092A

    公开(公告)日:2012-10-03

    申请号:CN201210157944.0

    申请日:2012-05-21

    Applicant: 复旦大学

    Abstract: 本发明属数字集成电路与系统技术领域,具体涉及实现混合基FFT末级重排序的映射迭代算法。FFT的末级重排序模块是保证采用DIF-FFT情况下实现队列顺序输出的必要环节。以往对于这一问题的处理普遍采用bit-reversal算法,但其受限于输入点数必须满足,不具备一般性。本发明针对这一情况提出了基于映射迭代的算法,实现了对于任意输入点数为非2的整数次幂时序列的自然顺序输出,对于任意输入点数满足是非零自然数的混合基的方式分解的FFT给出统一的重排序算法。

Patent Agency Ranking