一种基于2G-ALE的8FSK调制解调方法

    公开(公告)号:CN114143155A

    公开(公告)日:2022-03-04

    申请号:CN202111427466.6

    申请日:2021-11-26

    IPC分类号: H04L27/12 H04L27/148

    摘要: 本发明创造提供了一种基于2G‑ALE的8FSK调制解调方法,包括发送端根据指令信息生成ALE标准字;根据编码规则分别对信息位和监督位进行编码处理;对编码进行按位分组交织,并在编码末尾添加标志位编码,生成交织编码信息;对所述交织编码信息进行冗余重复,并对冗余重复后的编码信息进行调制,生成调制信号。接收端对所述调制信号进行滤波,生成解调信号。对所述解调信号进行符号同步,去冗余处理和解交织处理。根据译码规则进行译码处理,生成ALE标准字,并通过所述ALE标准字生成指令信息。本发明创造所述的一种基于2G‑ALE的8FSK调制解调方法,能实现信号的快速检测、同步和处理,并具有良好的抗噪声性能和综合信道质量。

    一种提升信噪比的模拟数字转换器

    公开(公告)号:CN111541452A

    公开(公告)日:2020-08-14

    申请号:CN202010390775.X

    申请日:2020-05-11

    IPC分类号: H03M1/08 H03M1/12

    摘要: 本发明创造提供了一种提升信噪比的模拟数字转换器,包括:模拟前端,所述模拟前端用于接收模拟信号,并对所述模拟信号进行预处理;模拟数字转换模块,所述模拟数字转换模块包括:至少两个模拟数字转换单元,所述至少两个模拟数字转换单元分别对预处理后的信号进行采样,并转换为数字信号;数字求和计算芯片,所述数字求和计算器用于对转换后的数字信号进行求和,以得到最终数字信号;所述模拟前端与所述模拟数字转换模块中每个模拟数字转换单元电连接,所述每个模拟数字转换单元与所述数字求和计算芯片电连接。实现了对信号噪声的互相消减,能够有效提升信噪比。

    一种集合AIS和ACARS信号接收的板卡式接收机

    公开(公告)号:CN107911134A

    公开(公告)日:2018-04-13

    申请号:CN201710475768.8

    申请日:2017-06-21

    IPC分类号: H04B1/16 H04B7/185 G01S19/14

    摘要: 本发明创造提供了一种集合AIS和ACARS信号接收的板卡式接收机,包括天线、第一滤波器、低噪放大器、功率放大器、1分2功分器、AIS单元、ACARS单元、ADC转换器、FPGA和PCI芯片,本发明创造将AIS和ACARS信号经过功分器后,分为6路信号,分别做过混频、滤波之后送入ADC进行采样;ADC将采样的数字数据送入到FPGA解调后,通过PCI芯片将数据传输到背板中。通过集合AIS和ACARS信号接收的板卡式接收机设计,实现了技术突破,可以实现AIS和ACARS两种信号的接收,同时节省了设备成本。

    一种结合软件无线电的超外差接收机

    公开(公告)号:CN107404326A

    公开(公告)日:2017-11-28

    申请号:CN201710860940.1

    申请日:2017-09-21

    IPC分类号: H04B1/00 H04B1/26

    CPC分类号: H04B1/0003 H04B1/26

    摘要: 本发明提供了一种结合软件无线电的超外差接收机,包括顺序连接的天线、限幅器、第一滤波器、低噪声放大器、第二滤波器、混频器、第三滤波器和零中频接收芯片,所述零中频接收芯片与MCU连接,所述MCU还连接本振芯片,所述本振芯片连接混频器。本发明有益效果:即使零中频接收芯片的本振泄漏很大也会被第一滤波器和第二滤波器滤除,不会使本振信号泄漏到外面,能够有效的提高接收机的性能;并且一般零中频接收芯片的增益大、灵敏度高,能够有效的减小链路长度;本发明所述的超外差接收机应用灵活,只需改变第一滤波器、第二滤波器和本振频率就可实现不同频点的接收。

    一种便携式短波直采接收机

    公开(公告)号:CN113972924B

    公开(公告)日:2023-08-22

    申请号:CN202111436091.X

    申请日:2021-11-26

    IPC分类号: H04B1/16

    摘要: 本发明创造提供了一种便携式短波直采接收机,包括:射频接收模块、信号单元和电源模块。所述射频接收模块用于接收射频信号,并对射频信号进行滤波、放大、谐波消除处理,生成模拟信号;所述信号采集处理模块用于接收模拟信号,并对模拟信号进行窄带DDC、模拟解调、宽带DDC、全频段频谱和信号检测处理,生成数字信号;所述信号传输控制模块用于接收数字信号,并对数字信号中的宽带DDC数据进行落盘处理,并对数字信号中的窄带DDC数据和频谱数据进行组帧后向外输出。本发明创造所述的一种便携式短波直采接收机,能够实现全频段数据的同步采集,并方便用户进行携带。

    一种基于CPCI架构和FPGA的信号处理平台

    公开(公告)号:CN114281737A

    公开(公告)日:2022-04-05

    申请号:CN202111642524.7

    申请日:2021-12-29

    IPC分类号: G06F13/40 G06F13/42

    摘要: 本发明公开了一种基于CPCI架构和FPGA的信号处理平台,包括板卡,所述板卡上搭载三片FPGA芯片、CPCI连接器,所述CPCI连接器包括J1接口、J2接口和J3接口,三片所述FPGA芯片分别为FPGA1、FPGA2和FPGA3,所述FPGA1通过PCIE_x4总线与J3接口连接,所述FPGA2通过PCIE_x4总线与J2接口连接,所述FPGA3通过PCIE_x4总线与J1接口连接,每两片FPGA之间通过1组4X_AURORA和12对LVDS连接。本发明通用性更强、对外接口更丰富,可扩展的功能更加丰富,可满足CPCI架构的多种项目需求,是一种通用的信号处理平台。

    一种一体化数字解调方法及装置
    8.
    发明公开

    公开(公告)号:CN112671682A

    公开(公告)日:2021-04-16

    申请号:CN202011464612.8

    申请日:2020-12-14

    IPC分类号: H04L27/06 H04L27/14 H04L27/00

    摘要: 本发明提供了一种一体化数字解调方法及装置,其中,所述方法包括:对接收到的信号进行正交调制,得到I、Q两路分解正交信号;将所述I、Q两路分解正交信号分别通过低通滤波器进行滤波;在所述信号为AM信号时,将滤波后I、Q两路分解正交信号通过调谐器调谐得到相应的AM信号。可以针对不同的信号分别进行后续处理,利用同一调谐器和多个乘法器以及寄存器的组合,实现对三种不同信号的数字化处理,与现有技术相比,由于采用了多个逻辑模块复用,在保证信号解调准确性的前提下,有效节省了逻辑模块的数量。

    一种抑制二次谐波的滤波器
    9.
    发明公开

    公开(公告)号:CN107689782A

    公开(公告)日:2018-02-13

    申请号:CN201710861718.3

    申请日:2017-09-21

    IPC分类号: H03H7/01

    CPC分类号: H03H7/0115

    摘要: 本发明提供了一种抑制二次谐波的滤波器,包括三阶谐振耦合式带通滤波电路、三阶低通滤波电路和三阶高通滤波电路,所述三阶高通滤波电路、三阶谐振耦合式带通滤波电路和三阶低通滤波电路依次连接。本发明有益效果:与普通LC滤波器相比,成本更低,更加环保,对环境的破坏性小;而且性能优越,通带内差损<2dB;带内平坦度更好,小于0.5dB;矩形系数更高,带外抑制,尤其是对二次谐波的抑制可以达到57dB;应用于功率放大器系统中,位于功放或整个射频链路,对信号的二次谐波抑制彻底,大大降低了系统的噪声系数,显著提高系统的信噪比和灵敏度。