主机板上的可编程音质控制电路

    公开(公告)号:CN1171142C

    公开(公告)日:2004-10-13

    申请号:CN99124312.9

    申请日:1999-11-15

    发明人: 陈再生 张乃舜

    IPC分类号: G06F9/02 G06F3/16

    摘要: 一种主机板上的可编程音质控制电路。将音质控制芯片耦接于主机板上的编解码器与放大器之间,用以接收编解码器的音源信号,并利用游戏端口来产生时钟信号与数据信号来控制音质控制芯片,使音质控制芯片产生输出信号,并且由放大器来接收以及放大,再由喇叭输出高音质的声音。

    主机板上的可编程音质控制电路

    公开(公告)号:CN1296216A

    公开(公告)日:2001-05-23

    申请号:CN99124312.9

    申请日:1999-11-15

    发明人: 陈再生 张乃舜

    IPC分类号: G06F9/02 G06F3/16

    摘要: 一种主机板上的可编程音质控制电路。将音质控制芯片耦接于主机板上的编解码器与放大器之间,用以接收编解码器的音源信号,并利用游戏端口来产生时钟信号与数据信号来控制音质控制芯片,使音质控制芯片产生输出信号,并且由放大器来接收以及放大,再由喇叭输出高音质的声音。

    接点排列及电子总成
    3.
    发明公开

    公开(公告)号:CN114400027A

    公开(公告)日:2022-04-26

    申请号:CN202210014695.3

    申请日:2022-01-07

    IPC分类号: G11C5/12 G11C5/06

    摘要: 本发明公开一种接点排列及电子总成,其中该接点排列包括多个接点群。这些接点群的至少一个包括多个共用接点、多个专用接点及多个接地接点。这些共用接点在一第一模式及一第二模式下传递对应第一模式及第二模式的信号。这些专用接点只传递对应第一模式的信号且不传递对应第二模式的信号。这些接地接点围绕这些共用接点及这些专用接点。

    存储器控制系统
    4.
    实用新型

    公开(公告)号:CN201072552Y

    公开(公告)日:2008-06-11

    申请号:CN200720127848.6

    申请日:2007-07-25

    IPC分类号: G06F13/40

    摘要: 本实用新型揭示一存储器控制系统,包括主机板、存储器控制单元、第一存储器插槽及第二存储器插槽。主机板具有存储器总线、第一侦测信号线及第二侦测信号线。第一存储器插槽与第二存储器插槽分别用连接不同规格存储器。通过将存储器控制单元与第二存储器插槽耦接该存储器总线的终端,而该第一存储器插槽位于存储器控制单元与第二存储器插槽之间。该存储器控制单元依据自第一存储器插槽的第一侦测信号线与自第二存储器插槽的第二侦测信号线判断选择输出相应的信号至该存储器总线。本实用新型所述的存储器控制系统,可克服不同规格的存储器规格对于电气特性的需求,且使用者可弹性选择符合需求的存储器模块,加入计算机系统中。

    支持多种中央处理器的芯片组

    公开(公告)号:CN2510922Y

    公开(公告)日:2002-09-11

    申请号:CN01264323.8

    申请日:2001-09-27

    IPC分类号: G06F13/00

    摘要: 一种支持多种中央处理器的芯片组,其将芯片组有关时钟信号等高频重要信号完全独立,不做多任务切换处理,并使这些信号的接脚不再定义作其它信号使用,使其具有自身的球栅极阵列式脚位,且时钟信号走线短于其它信号脚位所用的其它信号走线,而时钟信号走线与其它信号走线之间隔大于其它信号走线之间的间隔。由于时钟信号等高频重要信号不做多任务切换,能与其它信号走线隔绝开来,因此可提高信号的品质。