-
公开(公告)号:CN100524515C
公开(公告)日:2009-08-05
申请号:CN200510112863.9
申请日:2005-10-14
Applicant: 富士通微电子株式会社
IPC: G11C11/401 , G11C11/407
CPC classification number: G11C7/1045 , G11C11/406 , G11C11/40611 , G11C11/40615
Abstract: 本发明公开了一种半导体存储器器件和信息处理系统。通过刷新控制单元,在存储器单元阵列处用于保持存储在存储器单元中的数据的刷新操作被使得能够被切换为是基于从外部输入的外部刷新请求还是内部生成的内部刷新请求而被执行,因此,当基于外部刷新请求执行刷新操作时,可以仅以执行根据访问请求的操作所需的时间,而不包括执行刷新操作所需的时间,来执行对于存储器单元阵列的根据来自外部的访问请求的访问操作。
-
公开(公告)号:CN100490010C
公开(公告)日:2009-05-20
申请号:CN200410081795.X
申请日:2004-12-31
Applicant: 富士通微电子株式会社
IPC: G11C11/407 , G11C8/00
Abstract: 本发明涉及半导体存储器件和存储器系统。提供了命令寄存器和地址寄存器,其中命令寄存器用于保存与提供自外部的访问请求相关的信息的译码结果,并且在处理电路即芯片控制电路和地址译码器中对与来自外部的访问请求相关的信息的译码,以及由访问控制电路在存储单元阵列中执行的与外部访问请求相对应的操作可以相互独立地并行执行,从而可以多重输入来自外部的访问请求,并且对于存储单元阵列中与外部访问请求相对应的操作和译码可以实现流水线化的操作,因此能够加快对半导体存储器件的访问操作,而不会引起任何问题。
-
公开(公告)号:CN101430928A
公开(公告)日:2009-05-13
申请号:CN200810182921.9
申请日:2004-12-31
Applicant: 富士通微电子株式会社
IPC: G11C11/406 , G11C7/10
Abstract: 本发明涉及半导体存储器件和存储器系统。提供了命令寄存器和地址寄存器,其中命令寄存器用于保存与提供自外部的访问请求相关的信息的译码结果,并且在处理电路即芯片控制电路和地址译码器中对与来自外部的访问请求相关的信息的译码,以及由访问控制电路在存储单元阵列中执行的与外部访问请求相对应的操作可以相互独立地并行执行,从而可以多重输入来自外部的访问请求,并且对于存储单元阵列中与外部访问请求相对应的操作和译码可以实现流水线化的操作,因此能够加快对半导体存储器件的访问操作,而不会引起任何问题。
-
公开(公告)号:CN101430927A
公开(公告)日:2009-05-13
申请号:CN200810182920.4
申请日:2004-12-31
Applicant: 富士通微电子株式会社
IPC: G11C11/406 , G11C7/10
Abstract: 本发明涉及半导体存储器件和存储器系统。提供了命令寄存器和地址寄存器,其中命令寄存器用于保存与提供自外部的访问请求相关的信息的译码结果,并且在处理电路即芯片控制电路和地址译码器中对与来自外部的访问请求相关的信息的译码,以及由访问控制电路在存储单元阵列中执行的与外部访问请求相对应的操作可以相互独立地并行执行,从而可以多重输入来自外部的访问请求,并且对于存储单元阵列中与外部访问请求相对应的操作和译码可以实现流水线化的操作,因此能够加快对半导体存储器件的访问操作,而不会引起任何问题。
-
-
-