半导体存储器件
    1.
    发明授权

    公开(公告)号:CN100538880C

    公开(公告)日:2009-09-09

    申请号:CN200510062690.4

    申请日:2002-11-29

    Abstract: 一个相位调节电路使外部时钟信号延迟预定的量,以产生一个被调节时钟信号。相位比较器把外部时钟信号的相位与该被调节时钟信号的相位相比较,输出一个相位调节信号,以调节相位调节电路的延迟时间。数据输出电路把读取数据与该被调节时钟信号同步地输出到数据端。数据输入电路与该被调节时钟信号相同步接收提供到该数据端的写入数据。当写入数据的输入和读取数据的输出相继执行时,写入数据的输入操作和读取数据的输入操作之间的切换控制仅仅必需在一个时钟周期内完成。时钟周期可以被减小到上述切换控制所需的时间。结果,该外部时钟信号的最大频率可以增加。

    半导体存储器件
    2.
    发明授权

    公开(公告)号:CN100511472C

    公开(公告)日:2009-07-08

    申请号:CN200510062689.1

    申请日:2002-11-29

    Abstract: 一个相位调节电路使外部时钟信号延迟预定的量,以产生一个被调节时钟信号。相位比较器把外部时钟信号的相位与该被调节时钟信号的相位相比较,输出一个相位调节信号,以调节相位调节电路的延迟时间。数据输出电路把读取数据与该被调节时钟信号同步地输出到数据端。数据输入电路与该被调节时钟信号相同步接收提供到该数据端的写入数据。当写入数据的输入和读取数据的输出相继执行时,写入数据的输入操作和读取数据的输入操作之间的切换控制仅仅必需在一个时钟周期内完成。时钟周期可以被减小到上述切换控制所需的时间。结果,该外部时钟信号的最大频率可以增加。

Patent Agency Ranking