USB模拟开关与0欧电阻兼容的封装方法和封装实体

    公开(公告)号:CN104640373B

    公开(公告)日:2017-08-25

    申请号:CN201510053512.9

    申请日:2015-01-30

    Inventor: 刘阿敏 黄占肯

    Abstract: 本发明公开一种USB模拟开关与0欧电阻兼容的封装方法,包括以下步骤:将USB模拟开关贴装在PCB板上,通过所述USB模拟开关控制PCB板选择性进行终端运行的数据信息记录,实现终端的功能调试;完成功能调试后,将两个0欧电阻并列嵌入所述USB模拟开关内;将所述0欧电阻的两端焊接在所述PCB板上与所述USB模拟开关对应的焊盘上,取代所述USB模拟开关,屏蔽终端运行的数据信息记录功能。本方案还公开一种封装实体,将两个0欧电阻并列嵌装在USB模拟开关内。本方案通过将0欧电阻并列嵌入USB模拟开关内,节约PCB的布板空间,同时使0欧电阻的布线满足USB差分信号的布线规则,保证USB信号数据的传输质量。

    USB模拟开关与0欧电阻兼容的封装方法和封装实体

    公开(公告)号:CN104640373A

    公开(公告)日:2015-05-20

    申请号:CN201510053512.9

    申请日:2015-01-30

    Inventor: 刘阿敏 黄占肯

    CPC classification number: H05K3/34

    Abstract: 本发明公开一种USB模拟开关与0欧电阻兼容的封装方法,包括以下步骤:将USB模拟开关贴装在PCB板上,通过所述USB模拟开关控制PCB板选择性进行终端运行的数据信息记录,实现终端的功能调试;完成功能调试后,将两个0欧电阻并列嵌入所述USB模拟开关内;将所述0欧电阻的两端焊接在所述PCB板上与所述USB模拟开关对应的焊盘上,取代所述USB模拟开关,屏蔽终端运行的数据信息记录功能。本方案还公开一种封装实体,将两个0欧电阻并列嵌装在USB模拟开关内。本方案通过将0欧电阻并列嵌入USB模拟开关内,节约PCB的布板空间,同时使0欧电阻的布线满足USB差分信号的布线规则,保证USB信号数据的传输质量。

Patent Agency Ranking