-
公开(公告)号:CN117938169A
公开(公告)日:2024-04-26
申请号:CN202311556315.X
申请日:2023-11-21
申请人: 广西电网有限责任公司电力科学研究院
摘要: 本发明公开了一种混合ADC电路及设计方法包括,设计并联电容和通用开关,以及二进制加权电容阵列模块,用于实现电荷再分配和二进制编码;设计增量模数转换器单元,用于实现采样、积分与DAC差分操作,以及重复操作直至电容和大于第一阈值;设计逐次逼近寄存器ADC单元,用于低字节分解,根据残留信号控制逻辑电路模块中的开关逻辑获取第一字节,并在多个时钟周期内确定其他字节;设计混合ADC电路输出,包括在经过多个时钟周期后,根据第一比较器模块的测定结果以及第二比较器模块的判断结果确定混合ADC数字输出。可以使ADC精确转换数据的同时,有效缩短转换时间。
-
公开(公告)号:CN117792396A
公开(公告)日:2024-03-29
申请号:CN202311561199.0
申请日:2023-11-21
申请人: 广西电网有限责任公司电力科学研究院
摘要: 本发明公开了一种低功耗高速FLASH‑TB混合结构的ADC电路及设计方法包括,设计时域插值FLASH ADC模块的结构和参数,设计时域插值FLASH ADC模块的结构和参数包括选择参考电压、确定电容器的大小以及设定比较器的阈值;设计TB ADC模块的结构和参数,设计TB ADC模块的结构和参数包括选择压时转换电路模块和时间数字转换电路模块的参数、确定时间信号的分辨率以及设定二进制码的位数;根据时域插值FLASH ADC模块以及TB ADC模块设计结果制作ADC电路,并对制作好的ADC电路进行测试和优化,测试与优化包括在不同输入信号下测试ADC电路的性能指标并根据测试结果进行优化。实现了高采样频率和低功耗操作。
-