-
公开(公告)号:CN109643262A
公开(公告)日:2019-04-16
申请号:CN201780051527.9
申请日:2017-08-22
Applicant: 德克萨斯仪器股份有限公司
CPC classification number: G06F11/1068 , G06F3/0619 , G06F3/064 , G06F3/0673 , G06F11/1012 , G06F11/1048 , G11C29/52
Abstract: 在所描述的示例中,纠错码(ECC)硬件包括写入生成(Gen)ECC逻辑(115b)和耦合到存储器电路(130)的ECC输出的检查ECC块(120b),检查ECC块(120b)具有耦合到XOR电路(120b2)的读取Gen ECC逻辑(120b1),XOR电路(120b2)将校正子信号输出到校正子解码块(120c),校正子解码块(120c)耦合到单个位纠错块(120d)。第一MUX(115a)接收写入数据并与写入Gen ECC逻辑(115b)的输入串联,或者第二MUX(120e)从存储器电路(130)接收读取数据并与读取Gen ECC逻辑(120b1)的输入串联。交叉耦合连接器(150、150’)将来自存储器电路(130)的读取数据耦合到第一MUX(115a)的第二输入,或者将写入数据耦合到第二MUX(120e)的第二输入。ECC位比较器(135)将写入Gen ECC逻辑(115b)的输出与读取Gen ECC逻辑输出(120b1)进行比较。
-
公开(公告)号:CN110352407B
公开(公告)日:2024-07-23
申请号:CN201880014974.1
申请日:2018-01-05
Applicant: 德克萨斯仪器股份有限公司
Inventor: I·珀若撒盼 , P·萨拉夫 , D·P·M·费尔南迪斯 , S·贾兰
IPC: G06F11/00
Abstract: 在所描述的示例中,一种非暂时性机器可读介质包括编译器(56),编译器(56)检测源代码(52)中包括的循环中的软中断指示符,并且编译器(56)应用软件流水线操作来为循环生成编译代码(58)。编译代码(58)包括汇编指令,并且软中断指示符使编译器(56)能够在执行软中断之后安排汇编指令以完成循环的空中迭代。
-
公开(公告)号:CN110352407A
公开(公告)日:2019-10-18
申请号:CN201880014974.1
申请日:2018-01-05
Applicant: 德克萨斯仪器股份有限公司
Inventor: I·珀若撒盼 , P·萨拉夫 , D·P·M·费尔南迪斯 , S·贾兰
IPC: G06F11/00
Abstract: 在所描述的示例中,一种非暂时性机器可读介质包括编译器(56),编译器(56)检测源代码(52)中包括的循环中的软中断指示符,并且编译器(56)应用软件流水线操作来为循环生成编译代码(58)。编译代码(58)包括汇编指令,并且软中断指示符使编译器(56)能够在执行软中断之后安排汇编指令以完成循环的空中迭代。
-
公开(公告)号:CN107976658A
公开(公告)日:2018-05-01
申请号:CN201711010656.1
申请日:2017-10-25
Applicant: 德克萨斯仪器股份有限公司
Inventor: K·苏布拉吉 , I·珀若撒盼 , K·拉玛苏布拉马尼安 , B·P·金斯伯格
CPC classification number: G01S7/4004 , G01S7/4008 , G01S7/4021 , G01S13/34 , G01S2007/4013 , G01S7/4056 , G01S13/931
Abstract: 本发明涉及雷达系统中模拟信号的现场监测。本发明公开了具有用于监测的内置自测试(BIST)系统260的FMCW雷达系统230包括接收器210、发射器220和频率合成器205。FMCW啁啾定时引擎240控制至少一个雷达部件的操作定时。BIST系统包括至少一个可切换耦接件S1–S7,该至少一个可切换耦接件S1–S7用于耦接包括来自接收器或发射器中的第一多个选择的节点的第一多个不同模拟信号,该第一多个选择的节点全部耦接到第二数量的监测模数转换器ADC。第二数量小于(
-
公开(公告)号:CN118860734A
公开(公告)日:2024-10-29
申请号:CN202410897382.6
申请日:2018-01-05
Applicant: 德克萨斯仪器股份有限公司
Inventor: I·珀若撒盼 , P·萨拉夫 , D·P·M·费尔南迪斯 , S·贾兰
IPC: G06F11/10
Abstract: 本申请公开了纠错码存储器。在所描述的示例中,一种非暂时性机器可读介质包括编译器(56),编译器(56)检测源代码(52)中包括的循环中的软中断指示符,并且编译器(56)应用软件流水线操作来为循环生成编译代码(58)。编译代码(58)包括汇编指令,并且软中断指示符使编译器(56)能够在执行软中断之后安排汇编指令以完成循环的空中迭代。
-
公开(公告)号:CN107976658B
公开(公告)日:2024-02-27
申请号:CN201711010656.1
申请日:2017-10-25
Applicant: 德克萨斯仪器股份有限公司
Inventor: K·苏布拉吉 , I·珀若撒盼 , K·拉玛苏布拉马尼安 , B·P·金斯伯格
IPC: G01S7/40 , G01S13/931
Abstract: 本发明涉及雷达系统中模拟信号的现场监测。本发明公开了具有用于监测的内置自测试(BIST)系统260的FMCW雷达系统230包括接收器210、发射器220和频率合成器205。FMCW啁啾定时引擎240控制至少一个雷达部件的操作定时。BIST系统包括至少一个可切换耦接件S1–S7,该至少一个可切换耦接件S1–S7用于耦接包括来自接收器或发射器中的第一多个选择的节点的第一多个不同模拟信号,该第一多个选择的节点全部耦接到第二数量的监测模数转换器ADC。第二数量小于(
-
公开(公告)号:CN109643262B
公开(公告)日:2023-08-08
申请号:CN201780051527.9
申请日:2017-08-22
Applicant: 德克萨斯仪器股份有限公司
Abstract: 在所描述的示例中,纠错码(ECC)硬件包括写入生成(Gen)ECC逻辑(115b)和耦合到存储器电路(130)的ECC输出的检查ECC块(120b),检查ECC块(120b)具有耦合到XOR电路(120b2)的读取Gen ECC逻辑(120b1),XOR电路(120b2)将校正子信号输出到校正子解码块(120c),校正子解码块(120c)耦合到单个位纠错块(120d)。第一MUX(115a)接收写入数据并与写入Gen ECC逻辑(115b)的输入串联,或者第二MUX(120e)从存储器电路(130)接收读取数据并与读取Gen ECC逻辑(120b1)的输入串联。交叉耦合连接器(150、150’)将来自存储器电路(130)的读取数据耦合到第一MUX(115a)的第二输入,或者将写入数据耦合到第二MUX(120e)的第二输入。ECC位比较器(135)将写入Gen ECC逻辑(115b)的输出与读取Gen ECC逻辑输出(120b1)进行比较。
-
-
-
-
-
-