-
公开(公告)号:CN114761849B
公开(公告)日:2025-03-28
申请号:CN202080083389.4
申请日:2020-10-28
Applicant: 日本电信电话株式会社
IPC: G02B6/38
Abstract: 本发明的光学连接部件(100a)是与另一光学连接部件(100b)连接的光学连接部件,并且该光学连接部件包括光学波导部件(101)、用于固定所述光学波导部件的对准部件(102)、和与所述对准部件(102)一体化的磁性结构(103)。在所述对准部件(102)的连接端面处设置定位结构(1041、1042),所述定位结构用于确定所述连接端面与设置在所述另一光学连接部件中的对准部件的连接端面之间的相对位置。通过该构型,本发明可以提供一种紧凑的光学连接部件。
-
公开(公告)号:CN112236697A
公开(公告)日:2021-01-15
申请号:CN201980037667.X
申请日:2019-05-23
Applicant: 日本电信电话株式会社
Abstract: 本发明提供一种能够在利用了SMT和回流安装技术的工序后进行平面光波回路的光波导与光纤的连接的光纤连接部件。光纤连接部件具备:多个光纤引导孔,能够以与平面光波回路的多个光波导的间隔相等的间隔插入光纤;以及槽,在与所述平面光波回路接合的端面划定出设有所述多个光纤引导孔的区域和涂布粘接剂的区域,光纤连接部件在所述多个光波导与所述多个光纤引导孔分别对位的状态下,预先通过所述粘接剂固定于所述平面光波回路。
-
公开(公告)号:CN110402542A
公开(公告)日:2019-11-01
申请号:CN201880014661.6
申请日:2018-04-19
Applicant: 日本电信电话株式会社
IPC: H03M7/00 , G11C11/408 , H03M9/00
Abstract: 本发明提供基于包括多个比特信号的输入字的比特组合来生成从空间上不同的输出端口输出的输出信号的信号处理电路、使用该电路的分布式存储器、ROM及DAC。识别电路(100)具备供比特信号输入的串行端口,对N比特的输入字进行识别,具备与2N种比特组合唯一对应的2N个输出端口。识别电路(100)的输出端口与电路(200)的2N个输入端口连接。在未输入信号的状态下,所有的输出始终为低电平状态,当比特信号被输入至识别电路(100)的串行端口时,与比特组合对应的一个输出端口成为高电平状态。识别电路(100)实时工作,当被输入了N比特的字之后,对应的输出端口立刻成为高电平,在充分的持续时间期间保持高电平的状态。
-
公开(公告)号:CN116745669A
公开(公告)日:2023-09-12
申请号:CN202180090189.6
申请日:2021-01-12
Applicant: 日本电信电话株式会社
IPC: G02B6/42
Abstract: 本发明的光学模块的安装结构(10)依次包括:多个光学模块(14);第一光波导组件(13);第一光学连接器(11);第二光学连接器(12);以及第二光波导组件(13_2),其中,第一光学连接器(11)包括第一磁性组件(114)并且容纳与光学模块(14)光学地连接的第一光波导组件(13),第二光学连接器(12)包括第二磁性组件(124)并且容纳第二光波导组件(13_2),并且第一磁性组件(114)或第二磁性组件(124)中的至少一个包括硬磁性材料,并且通过使磁力作用在第一磁性组件(114)与第二磁性组件(124)之间,沿第一磁性组件(114)和第二磁性组件(124)的面对的端面之间的间隙减小的方向施加吸引力。因此,本发明可以提供一种能够高密度安装的光学模块的安装结构。
-
公开(公告)号:CN104246561B
公开(公告)日:2017-06-06
申请号:CN201380020728.4
申请日:2013-04-24
Applicant: 日本电信电话株式会社
CPC classification number: G02B6/30 , G02B6/00 , G02B6/12004 , G02B6/1203 , G02B6/125 , G02B6/4267 , G02B2006/1204 , G02B2006/12119 , G02B2006/12142 , G02F1/011 , G02F2001/0113
Abstract: 本发明的目的是提供一种即使安装了多片集成器件,也考虑与光纤的连接而实现小型化的光模块。光模块(110)通过将使光学功能构件(112)的两端部与平面光波电路(PLC)(113a、b)连接而一体化所成的多片集成器件收容在封装体(111)中而成。在各个所述PLC形成有折返波导路(131a、b),经由折返波导路(131a、b)而将形成于所述光学功能构件的光波导路与光纤(114a、b)连接。另外,在各个所述PLC中在同一面内连接有用于连接所述光纤的连接部件(120a、b)与所述光学功能构件,所述光纤分别被从所述封装体的对置面取出。
-
公开(公告)号:CN110741294B
公开(公告)日:2021-11-12
申请号:CN201880037946.1
申请日:2018-06-07
Applicant: 日本电信电话株式会社
Abstract: 一种光波导芯片的连接结构包括:基底(2003),凹槽(2013)形成在基底中;间隔光纤(2006),每个间隔光纤针对凹槽(2013)中的对应一个来设置并装配在凹槽(2013)中,同时从基底(2003)部分地突出;以及石英基PLC(2001、2002),其为多个光波导芯片,其装配在间隔光纤(2006)的突出部分上的凹槽(2007)中的每一个形成在光波导层(2008)的面对凹槽(2013)的位置处,并且石英基PLC(2001、2002)中的每一个安装在基底(2003)上,同时被间隔光纤(2006)支撑。石英基PLC(2001、2002)安装在基底(2003)上,使得光波导层(2008)的入射/出射端面彼此面对。
-
公开(公告)号:CN110741294A
公开(公告)日:2020-01-31
申请号:CN201880037946.1
申请日:2018-06-07
Applicant: 日本电信电话株式会社
Abstract: 一种光波导芯片的连接结构包括:基底(2003),凹槽(2013)形成在基底中;间隔光纤(2006),每个间隔光纤针对凹槽(2013)中的对应一个来设置并装配在凹槽(2013)中,同时从基底(2003)部分地突出;以及石英基PLC(2001、2002),其为多个光波导芯片,其装配在间隔光纤(2006)的突出部分上的凹槽(2007)中的每一个形成在光波导层(2008)的面对凹槽(2013)的位置处,并且石英基PLC(2001、2002)中的每一个安装在基底(2003)上,同时被间隔光纤(2006)支撑。石英基PLC(2001、2002)安装在基底(2003)上,使得光波导层(2008)的入射/出射端面彼此面对。
-
公开(公告)号:CN104246561A
公开(公告)日:2014-12-24
申请号:CN201380020728.4
申请日:2013-04-24
Applicant: 日本电信电话株式会社
CPC classification number: G02B6/30 , G02B6/00 , G02B6/12004 , G02B6/1203 , G02B6/125 , G02B6/4267 , G02B2006/1204 , G02B2006/12119 , G02B2006/12142 , G02F1/011 , G02F2001/0113
Abstract: 本发明的目的是提供一种即使安装了多片集成器件,也考虑与光纤的连接而实现小型化的光模块。光模块(110)通过将使光学功能构件(112)的两端部与平面光波电路(PLC)(113a、b)连接而一体化所成的多片集成器件收容在封装体(111)中而成。在各个所述PLC形成有折返波导路(131a、b),经由折返波导路(131a、b)而将形成于所述光学功能构件的光波导路与光纤(114a、b)连接。另外,在各个所述PLC中在同一面内连接有用于连接所述光纤的连接部件(120a、b)与所述光学功能构件,所述光纤分别被从所述封装体的对置面取出。
-
公开(公告)号:CN118556197A
公开(公告)日:2024-08-27
申请号:CN202180102808.9
申请日:2021-09-28
Applicant: 日本电信电话株式会社
IPC: G02B6/38
Abstract: 与套接管(20a)集成的磁性结构(22a)由软磁性材料制成。与套接管(20b)集成的磁性结构(22b)由软磁性材料制成,该软磁性材料在光纤(1a、1b)的纵向方向上的长度比磁性结构(22a)的长度短。在套接管(20a、20b)的连接端表面彼此连接之后,由硬磁性材料组成的磁性结构(40、41)被安装到磁性结构(22b)的与连接到磁性结构(22a)的连接端表面相反的端表面侧。
-
公开(公告)号:CN110402542B
公开(公告)日:2023-03-28
申请号:CN201880014661.6
申请日:2018-04-19
Applicant: 日本电信电话株式会社
Inventor: 萨拉赫尔丁·艾哈迈德·埃泽尔丁·易卜拉欣·穆罕默德 , 坂卷阳平 , 中野慎介 , 鹿间光太 , 河尻祐子
IPC: H03M7/00 , G11C11/408 , H03M9/00
Abstract: 本发明提供基于包括多个比特信号的输入字的比特组合来生成从空间上不同的输出端口输出的输出信号的信号处理电路、使用该电路的分布式存储器、ROM及DAC。识别电路(100)具备供比特信号输入的串行端口,对N比特的输入字进行识别,具备与2N种比特组合唯一对应的2N个输出端口。识别电路(100)的输出端口与电路(200)的2N个输入端口连接。在未输入信号的状态下,所有的输出始终为低电平状态,当比特信号被输入至识别电路(100)的串行端口时,与比特组合对应的一个输出端口成为高电平状态。识别电路(100)实时工作,当被输入了N比特的字之后,对应的输出端口立刻成为高电平,在充分的持续时间期间保持高电平的状态。
-
-
-
-
-
-
-
-
-