-
公开(公告)号:CN110618957A
公开(公告)日:2019-12-27
申请号:CN201910817416.5
申请日:2019-08-30
Applicant: 晶晨半导体(上海)股份有限公司
Abstract: 本发明公开了一种接口时序校准方法及装置,属于通信技术领域。本发明接口时序校准方法应用在耦合于应用层与物理层的接口中,通过调整应用层接收时钟信号的步进,应用层将数据包发送至物理层,并获取物理层环回的数据包,以便于依据应用层接收的数据包判断时钟信号的有效性;根据时钟信号的时钟相位有效范围获取接收目标时钟的相位,从而实现根据不同芯片选择最佳的时钟时序参数,以使接口的有效窗口余量最大化。
-
公开(公告)号:CN114791552A
公开(公告)日:2022-07-26
申请号:CN202110106634.5
申请日:2021-01-26
Applicant: 晶晨半导体(上海)股份有限公司
IPC: G01R31/28
Abstract: 一种HTOL测试板及其时钟电路,所述HTOL测试板时钟电路包括:多路的时钟信号产生单元,适于产生相应的多个外部时钟信号;其中,所述多个外部时钟信号的频率不同。上述的方案,可以提高HTOL测试所需的时钟信号的覆盖范围,提高HTOL测试的效率。
-
公开(公告)号:CN110618957B
公开(公告)日:2023-07-28
申请号:CN201910817416.5
申请日:2019-08-30
Applicant: 晶晨半导体(上海)股份有限公司
Abstract: 本发明公开了一种接口时序校准方法及装置,属于通信技术领域。本发明接口时序校准方法应用在耦合于应用层与物理层的接口中,通过调整应用层接收时钟信号的步进,应用层将数据包发送至物理层,并获取物理层环回的数据包,以便于依据应用层接收的数据包判断时钟信号的有效性;根据时钟信号的时钟相位有效范围获取接收目标时钟的相位,从而实现根据不同芯片选择最佳的时钟时序参数,以使接口的有效窗口余量最大化。
-
公开(公告)号:CN114793058A
公开(公告)日:2022-07-26
申请号:CN202110109636.X
申请日:2021-01-26
Applicant: 晶晨半导体(上海)股份有限公司
Abstract: 一种SOC测试板及电源电路,所述电源电路采用反馈电压调整单元,通过控制相应的电阻接入或断开,对所述供电电压输出端和所述反馈电压输入端之间与所述反馈电压输入端和所述接地端之间的电阻比值进行调整,从而对所生成的反馈电压进行调整,与采用可调电阻相比,一次可以同时调整多路电源电压,故可以提高供电电压调节的便利性,并可以抵御测试温度造成的测量误差,提高供电电压调节的准确性。
-
-
-