半导体集成电路器件
    1.
    发明公开

    公开(公告)号:CN1750171A

    公开(公告)日:2006-03-22

    申请号:CN200510079129.7

    申请日:2005-06-24

    Abstract: 本发明提供一种设有SRAM的半导体集成电路器件,它以低供给电压满足SNM和写余量的需求。该半导体集成电路器件包括:对应多个字线和多个互补位线设置的多个静态存储单元;多个存储单元电源线,每个存储单元电源线向连接到多个互补位线的每个的多个存储单元的每个供给工作电压;由电阻单元构成的多个电源电路,每个电源电路向每个存储单元电源线供给电源电压;和向互补位线供给对应电源电压的预充电电压的预充电电路,其中存储单元电源线构成为具有耦合电容,由此在相应互补位线上传输写信号。

    半导体集成电路器件及其工作方法

    公开(公告)号:CN101783168A

    公开(公告)日:2010-07-21

    申请号:CN201010003179.8

    申请日:2010-01-14

    CPC classification number: G11C11/413 G11C7/08 G11C7/22 G11C7/227

    Abstract: 本发明提供一种半导体集成电路器件,其包括多条字线(wl[0]~)、多条位线(bt[0]、bb[0]~)、多个常规存储单元(MEMCELL)、存取控制电路(WD、CTRL)、多个读出放大器(SA)、第一和第二复制位线(rplbt[0]、[1])、第一和第二复制存储单元(RPLCELL)、第一和第二逻辑电路(INV0、1)。分别在第一和第二复制位线上连接第一和第二复制存储单元,在第一和第二复制位线(rplbt[0]、[1])上分别连接第一和第二逻辑电路(INV0、1)的输入,从第二逻辑电路的输出生成读出放大器使能信号(sae),该信号(sae)被提供给多个读出放大器(SA)。即使使用了复制位线的存储器的存储容量大容量化,也能减少读出放大器使能信号的生成定时的变化。

    半导体器件和半导体集成电路

    公开(公告)号:CN101546758A

    公开(公告)日:2009-09-30

    申请号:CN200910005796.9

    申请日:2009-02-12

    Abstract: 本发明提供一种半导体器件和半导体集成电路。在具有被层叠且可相互进行无线电通信的一对半导体集成电路的半导体器件中,上述半导体集成电路包括:发送电路,其能够通过无线电发送用于规定发送定时的时钟信号和发送数据,并且调整基于无线电的发送定时;接收电路,其能够与通过无线电接收到的时钟信号同步接收数据,并调整基于无线电的接收定时;控制电路,其根据响应从上述发送电路发送来的数据而从其他半导体集成电路返回并由上述接收电路接收到的数据的正确与否,进行上述发送电路和接收电路的定时调整。能缩小用于调整进行了层叠的半导体集成电路间的近距离通信中的通信定时的电路的规模,能高精度地调整通信定时。

    半导体集成电路器件
    4.
    发明授权

    公开(公告)号:CN1750171B

    公开(公告)日:2010-06-09

    申请号:CN200510079129.7

    申请日:2005-06-24

    Abstract: 本发明提供一种设有SRAM的半导体集成电路器件,它以低供给电压满足SNM和写余量的需求。该半导体集成电路器件包括:对应多个字线和多个互补位线设置的多个静态存储单元;多个存储单元电源线,每个存储单元电源线向连接到多个互补位线的每个的多个存储单元的每个供给工作电压;由电阻单元构成的多个电源电路,每个电源电路向每个存储单元电源线供给电源电压;和向互补位线供给对应电源电压的预充电电压的预充电电路,其中存储单元电源线构成为具有耦合电容,由此在相应互补位线上传输写信号。

Patent Agency Ranking