基于掉电防护介质的LKJ文件写入方法、存储介质

    公开(公告)号:CN109739683B

    公开(公告)日:2022-08-05

    申请号:CN201811650868.0

    申请日:2018-12-31

    IPC分类号: G06F11/10 G06F12/02

    摘要: 基于掉电防护介质的LKJ文件写入方法、存储介质,包括:构建文件系统;在掉电防护介质中申请一块区域,该区域中划分缓冲区和缓冲块区,缓冲块区管理缓冲区,文件写入存储介质前,首先将文件写入到缓冲区,并在缓冲块区记录文件写入信息;外部数据写入到存储介质前,先将待写入的文件写入缓冲区中,并在缓冲区中记录该文件的写入信息,当缓冲区写满或者开辟的缓冲块区用完,则将文件从缓冲区写入到存储介质中,并清除缓冲区和缓冲块区,等待下一次写入。本发明能够应用于铁电存储器进行数据的写入,且能够减少flash的读写次数。

    基于掉电防护介质的LKJ文件写入方法、存储介质

    公开(公告)号:CN109739683A

    公开(公告)日:2019-05-10

    申请号:CN201811650868.0

    申请日:2018-12-31

    IPC分类号: G06F11/10 G06F12/02

    摘要: 基于掉电防护介质的LKJ文件写入方法、存储介质,包括:构建文件系统;在掉电防护介质中申请一块区域,该区域中划分缓冲区和缓冲块区,缓冲块区管理缓冲区,文件写入存储介质前,首先将文件写入到缓冲区,并在缓冲块区记录文件写入信息;外部数据写入到存储介质前,先将待写入的文件写入缓冲区中,并在缓冲区中记录该文件的写入信息,当缓冲区写满或者开辟的缓冲块区用完,则将文件从缓冲区写入到存储介质中,并清除缓冲区和缓冲块区,等待下一次写入。本发明能够应用于铁电存储器进行数据的写入,且能够减少flash的读写次数。

    一种LKJ数据换装速率优化方法和系统

    公开(公告)号:CN109660369A

    公开(公告)日:2019-04-19

    申请号:CN201811650272.0

    申请日:2018-12-31

    摘要: 一种LKJ数据换装速率优化方法和系统,包括:(1)DMI向若干个冗余CPU发起广播,每个冗余CPU接收到广播后,向DMI发出请求,DMI接收到全部CPU的请求后,通过数据包的形式进行文件的发送;(2)如果其中一个CPU接收到的数据包的地址小于期望地址,则该CPU重置计时器,延迟向DMI中发送重发申请的应答;所述期望地址为当前应接收的数据包的地址;(3)如果其中一个CPU接收到的数据包的地址大于期望地址,则当前CPU立即重新向DMI发送请求重新发送数据的应答;(4)如果所有CPU接收到的数据包的地址等于期望地址,则所有CPU正常接收数据。本发明选择DMI收到所有模的请求时进行数据发送的方式,且优化了数据传输的过程,能够有效的提高换装的速率。

    一种列车运行监控系统的插件式结构

    公开(公告)号:CN205038490U

    公开(公告)日:2016-02-17

    申请号:CN201520782981.X

    申请日:2015-10-10

    IPC分类号: G05B19/048

    摘要: 本实用新型提供一种列车运行监控系统的插件式结构,包括通过板对板连接器相连的母板和背板,背板上设置有与外部设备进行通信的设备接口,在母板的插件接口上安装有两系完全独立并且构成相同的插件系统,所述插件系统包括电源插件、数字量入插件、模拟量出插件、通信插件、主控插件输出检测插件,同时在母板的插件接口上还安装有一个制动输出检测插件、一个隔离开关插件和两个冗余的记录插件。本实用新型的主机单元采用插件式的双系结构,并且记录插件采用的是双冗余的结构,可以有效的提高主机单元的安全性、可靠性和维修性。

    一种列车运行监控系统
    5.
    实用新型

    公开(公告)号:CN205186191U

    公开(公告)日:2016-04-27

    申请号:CN201520783490.7

    申请日:2015-10-10

    IPC分类号: B61L23/00

    摘要: 本实用新型提供一种列车运行监控系统,包括主机单元,与主机单元相连的人机界面单元、扩展单元,还包括系统设置的与地面应答器进行信息传输的应答器传输模块接口、与地面信号机进行通信的轨道信息单元接口、与机车车载的传感器进行通信的传感器模块接口,主机单元采用二乘二取二的插件式结构,包括两个独立的工作系,扩展单元为插件式结构。本实用新型的集成度高,采用二乘二取二安全架构的设计,使系统的安全性提高,并且系统采用多种通信方式,接口丰富灵活,同时采用插件式的结构设计,系统的安装简化,可维护性强。

    一种解决SPI总线通信延时的SPI设备

    公开(公告)号:CN205038640U

    公开(公告)日:2016-02-17

    申请号:CN201520750526.1

    申请日:2015-09-25

    IPC分类号: G06F13/42

    摘要: 本实用新型提供一种解决SPI总线通信延时的SPI设备,包括SPI的主设备和从设备, SPI主设备包括一个SPI主设备主接口和一个SPI主设备从接口,所述SPI主设备主接口和SPI主设备从接口通过内部总线接口进行通信;SPI从设备从接口通过MOSI数据线接收SPI主设备主接口的数据,SPI主设备从接口通过MISO数据线接收SPI从设备从接口的数据,SPI主设备从接口和SPI从设备从接口通过MCLK数据线接收SPI主设备主接口的时钟信号,SPI主设备从接口和SPI从设备从接口通过MCS数据线接收SPI主设备主接口的片选信号。本实用新型可以SPI通信中的时延问题,提高通信的准确度。