-
公开(公告)号:CN114189290B
公开(公告)日:2022-05-17
申请号:CN202210143775.9
申请日:2022-02-17
Applicant: 浙江中控技术股份有限公司
IPC: H04B17/00 , H04B17/345 , H04B1/04
Abstract: 本申请涉及一种信号产生系统和信号产生方法,其中,该信号产生系统,包括:采集模块、处理模块、移相设定模块、以及信号调整模块;采集模块用于采集电网相位基准信息,并将电网相位基准信息传输至处理模块;移相设定模块用于接收设定的移相角度信息,并将移相角度信息传输至处理模块;处理模块用于根据电网相位基准信息和移相角度信息,生成延时信号,并将延时信号输入信号调整模块;信号调整模块用于根据预设的干扰信号产生要求对延时信号进行处理,生成模拟信号。其实现了基于电网电压的相位调节,提高了干扰信号的准确性和规范性,从而提高了抗干扰测试的效率。
-
公开(公告)号:CN114280919A
公开(公告)日:2022-04-05
申请号:CN202210217688.3
申请日:2022-03-08
Applicant: 浙江中控技术股份有限公司
IPC: G05B9/03
Abstract: 本申请提供冗余控制装置,涉及工业控制技术领域。该装置包括:多个安全控制器和容错单元,各安全控制器包括多个处理板及至少一个隔离单元,各处理板通过隔离单元进行电气隔离;各处理板上设置有处理器芯片、冗余通信单元及容错通信单元,各处理板上处理器芯片通过冗余通信单元获取安全控制器上其他处理器芯片的数据、及通过容错通信单元接收外部设备的数据;各处理板上处理器芯片对从安全控制器上其他处理器芯片获取到的数据及从外部设备接收到的数据进行表决,得到处理板的处理结果,将处理结果通过容错通信单元发送给容错单元,由容错单元对各处理板发送的数据进行表决。本方案解决了现有技术中各处理器单元间存在耦合性强、共因失效的问题。
-
公开(公告)号:CN103197978A
公开(公告)日:2013-07-10
申请号:CN201310115414.4
申请日:2013-04-03
Applicant: 浙江中控技术股份有限公司
Abstract: 本申请公开了一种控制器、多重冗余控制系统及其同步控制方法,其中,所述系统至少包括通过固定数据传输通道连接的第一控制器和第二控制器,在第一控制器接收到同步信息后,记录自身时钟的第一时钟时刻信息,并解析所述同步信息后获得第二控制器的第二时钟时刻信息,这样,由第一时钟时刻信息、第二时钟时刻信息和固定数据传输通道的传输时间,即可计算得到第一控制器与第二控制器的时钟偏差,然后,依据向时钟时刻最慢的控制器调整的策略,调整控制器的时钟,以使多重冗余控制系统中的控制器的时钟都与时钟时刻最慢的控制器的时钟保持一致,且同步控制方法在不改变原系统硬件电路的基础上,实现各个控制器的时钟统一,结构简单,可靠性高。
-
公开(公告)号:CN100382522C
公开(公告)日:2008-04-16
申请号:CN03142040.0
申请日:2003-08-04
Applicant: 浙江中控技术股份有限公司
Abstract: 一种实现以太网确定性通信的调度方法,将网络中的信息划分为周期信息和非周期信息,对于周期信息,采用时隙访问的控制方式,在固定的时间片中进行周期性的数据交换;对于非周期信息,采用基于令牌的集中调度方式,在周期信息通信的间隙即非周期信息通信阶段进行;本发明的调度方法在网络上定义至少有一个主设备和一个或多个从设备,从设备只有在获得来自主设备的令牌后才能发送非周期信息;同时,网络上设有至少有一个时钟服务器,用于各个设备(包括主设备和从设备)之间的时钟同步。本发明合理调度以太网中的周期和非周期信息,在以以太网+UDP/IP为基础的工业控制网络上实现实时和确定性的通信,满足了工业控制网络对通信的实时性和确定性的要求。
-
公开(公告)号:CN1591348A
公开(公告)日:2005-03-09
申请号:CN03146369.X
申请日:2003-07-10
Applicant: 浙江中控技术股份有限公司
Abstract: 一种冗余切换控制方法及电路,该方法包括以下步骤:检测到正逻辑状态的逻辑对象A出现异常状态,并通知另一个逻辑对象B;另一个逻辑对象B根据自身的故障程度确定逻辑状态;逻辑对象A根据逻辑对象B的逻辑状态,进行故障程度比较,再次确定自身的逻辑状态;根据需要上述重复步骤直到将故障程度较轻的逻辑对象确定为正逻辑状态。相应控制电路包括一组与非逻辑电路及处理器,该与非逻辑电路分别对应逻辑对象,有三个输入端:第一个输入端传输控制信号;第二个输入端传输复位信号;第三个输入端传输状态信号,与相对逻辑对象与非逻辑电路的输出端相连;第三输入端同时连接各自对应中央处理器的一个外中断输入端,快速响应逻辑对象的逻辑状态改变。
-
公开(公告)号:CN1581815A
公开(公告)日:2005-02-16
申请号:CN03142040.0
申请日:2003-08-04
Applicant: 浙江中控技术股份有限公司
Abstract: 一种实现以太网确定性通信的调度方法,将网络中的信息划分为周期信息和非周期信息,对于周期信息,采用时隙访问的控制方式,在固定的时间片中进行周期性的数据交换;对于非周期信息,采用基于令牌的集中调度方式,在周期信息通信的间隙即非周期信息通信阶段进行;本发明的调度方法在网络上定义至少有一个主设备和一个或多个从设备,从设备只有在获得来自主设备的令牌后才能发送非周期信息;同时,网络上设有至少有一个时钟服务器,用于各个设备(包括主设备和从设备)之间的时钟同步。本发明合理调度以太网中的周期和非周期信息,在以以太网+UDP/IP为基础的工业控制网络上实现实时和确定性的通信,满足了工业控制网络对通信的实时性和确定性的要求。
-
公开(公告)号:CN115080043A
公开(公告)日:2022-09-20
申请号:CN202210860000.3
申请日:2022-07-22
Applicant: 浙江中控技术股份有限公司
Abstract: 本申请提供一种数据可视化处理方法、装置、前端设备及存储介质,涉及计算机技术领域。该数据可视化处理方法包括:首先响应针对实时监控页面中的打开操作,从后端设备获取实时监控页面中显示的第一数据看板组态的组态数据;根据第一数据源的信息,从后端设备获取第一数据源的实时数据;若第一数据看板组态的组态数据中还包括数据转换脚本,则采用数据转换脚本,对实时数据进行转换;最后在实时监控页面中第一数据看板组态中显示转换后的数据。本申请的数据可视化处理方法可以让数据分析应用等数据后台与数据看板等前端展示进行了最大程度的解耦,当前后端有数据出现不匹配等情况时,通过数据转换脚本即可解决,提升了系统的可用性。
-
公开(公告)号:CN114553895B
公开(公告)日:2022-07-22
申请号:CN202210444265.5
申请日:2022-04-24
Applicant: 浙江中控技术股份有限公司
IPC: H04L67/1095
Abstract: 本发明实施例提供了一种数据同步方法、系统、存储介质及电子设备。其中,方法包括:确定第一服务器在第一时长内的数据最大更新次数,得到第一次数;第一时长为第一服务器获得同步数据发送请求的时刻与数据同步开始时刻的差值;确定第二服务器在第二时长内的数据最大更新次数,得到第二次数;第二时长为第二服务器获得目标同步数据的时刻与数据同步开始时刻的差值;在第一次数与第二次数相同的情况下,基于目标同步数据进行第二服务器的数据更新操作。本发明通过比较第一服务器和第二服务器的数据最大更新次数,并在第一服务器与第二服务器的数据同步时更新次数保持一致的情况下进行数据更新操作,能够提高数据同步的准确性。
-
公开(公告)号:CN114189290A
公开(公告)日:2022-03-15
申请号:CN202210143775.9
申请日:2022-02-17
Applicant: 浙江中控技术股份有限公司
IPC: H04B17/00 , H04B17/345 , H04B1/04
Abstract: 本申请涉及一种信号产生系统和信号产生方法,其中,该信号产生系统,包括:采集模块、处理模块、移相设定模块、以及信号调整模块;采集模块用于采集电网相位基准信息,并将电网相位基准信息传输至处理模块;移相设定模块用于接收设定的移相角度信息,并将移相角度信息传输至处理模块;处理模块用于根据电网相位基准信息和移相角度信息,生成延时信号,并将延时信号输入信号调整模块;信号调整模块用于根据预设的干扰信号产生要求对延时信号进行处理,生成模拟信号。其实现了基于电网电压的相位调节,提高了干扰信号的准确性和规范性,从而提高了抗干扰测试的效率。
-
公开(公告)号:CN103197978B
公开(公告)日:2016-08-24
申请号:CN201310115414.4
申请日:2013-04-03
Applicant: 浙江中控技术股份有限公司
Abstract: 本申请公开了一种控制器、多重冗余控制系统及其同步控制方法,其中,所述系统至少包括通过固定数据传输通道连接的第一控制器和第二控制器,在第一控制器接收到同步信息后,记录自身时钟的第一时钟时刻信息,并解析所述同步信息后获得第二控制器的第二时钟时刻信息,这样,由第一时钟时刻信息、第二时钟时刻信息和固定数据传输通道的传输时间,即可计算得到第一控制器与第二控制器的时钟偏差,然后,依据向时钟时刻最慢的控制器调整的策略,调整控制器的时钟,以使多重冗余控制系统中的控制器的时钟都与时钟时刻最慢的控制器的时钟保持一致,且同步控制方法在不改变原系统硬件电路的基础上,实现各个控制器的时钟统一,结构简单,可靠性高。
-
-
-
-
-
-
-
-
-